一种VSC级联LLC的系统阻抗建模方法

    公开(公告)号:CN110829421A

    公开(公告)日:2020-02-21

    申请号:CN201911120568.6

    申请日:2019-11-15

    Abstract: 本发明公开了一种VSC级联LLC的系统阻抗建模方法,具体按照以下步骤实施:步骤1、建立VSC小信号模型;步骤2、建立LLC小信号模型;步骤3、基于单级统一控制策略,建立控制环路小信号模型;步骤4、基于控制环路小信号模型,级联VSC小信号模型、LLC小信号模型,得到级联系统的闭环小信号等效电路模型;步骤5、基于闭环小信号等效电路模型推导直流侧阻抗表达式。本发明可建立级联系统闭环小信号等效电路模型;基于闭环小信号等效电路模型可推导出直流侧输出阻抗,对直流网阻抗稳定性分析具有重要意义。

    一种VSC级联LLC的系统阻抗建模方法

    公开(公告)号:CN110829421B

    公开(公告)日:2022-04-22

    申请号:CN201911120568.6

    申请日:2019-11-15

    Abstract: 本发明公开了一种VSC级联LLC的系统阻抗建模方法,具体按照以下步骤实施:步骤1、建立VSC小信号模型;步骤2、建立LLC小信号模型;步骤3、基于单级统一控制策略,建立控制环路小信号模型;步骤4、基于控制环路小信号模型,级联VSC小信号模型、LLC小信号模型,得到级联系统的闭环小信号等效电路模型;步骤5、基于闭环小信号等效电路模型推导直流侧阻抗表达式。本发明可建立级联系统闭环小信号等效电路模型;基于闭环小信号等效电路模型可推导出直流侧输出阻抗,对直流网阻抗稳定性分析具有重要意义。

Patent Agency Ranking