基于ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法

    公开(公告)号:CN106293991B

    公开(公告)日:2019-10-18

    申请号:CN201610651284.X

    申请日:2016-08-10

    Abstract: 本发明涉及一种ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法,对于所述帧地址产生模块生成的任意一个帧地址,读写控制模块通过FPGA的ICAP接口读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块中;工作状态控制及错误解析模块从FPGA的帧ECC接口处接收的帧同步信号从低变高后,读取当前数据帧的ECC纠错的错误码来计算出数据帧中发生翻转的位置;帧纠错模块根据发生翻转的位置,从所述帧缓存模块中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块中,再由所述读写控制模块将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错。

    基于ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法

    公开(公告)号:CN106293991A

    公开(公告)日:2017-01-04

    申请号:CN201610651284.X

    申请日:2016-08-10

    Abstract: 本发明涉及一种ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法,对于所述帧地址产生模块生成的任意一个帧地址,读写控制模块通过FPGA的ICAP接口读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块中;工作状态控制及错误解析模块从FPGA的帧ECC接口处接收的帧同步信号从低变高后,读取当前数据帧的ECC纠错的错误码来计算出数据帧中发生翻转的位置;帧纠错模块根据发生翻转的位置,从所述帧缓存模块中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块中,再由所述读写控制模块将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错。

    一种高性能通用化的多通道雷达系统

    公开(公告)号:CN109655797B

    公开(公告)日:2020-06-23

    申请号:CN201811295770.8

    申请日:2018-11-01

    Abstract: 一种高性能通用化的多通道雷达系统,包含:毫米波近程成像的高频前端组件、中频处理组件、数据采集组件、综合信号处理组件和微波源组件;高频前端组件包含射频与本振信号产生模块、信号分配与校准网络模块、天线与射频通道阵列模块,实现射频与一级本振信号的产生,回波信号的接收、放大、滤波与一级下变频;中频处理组件实现回波信号的放大、滤波与二级下变频;数据采集组件实现回波信号的采集与信号预处理;综合信号处理组件实现回波数据的实时成像;微波源组件实现时钟基准信号、同步信号和二级本振信号的产生。本发明较好的避免了在同等需求或相近需求的条件下,重复设计研制引起的资源浪费,有效提高设计效率,增强通用性和灵活度。

    一种高性能通用化的多通道雷达系统

    公开(公告)号:CN109655797A

    公开(公告)日:2019-04-19

    申请号:CN201811295770.8

    申请日:2018-11-01

    Abstract: 一种高性能通用化的多通道雷达系统,包含:毫米波近程成像的高频前端组件、中频处理组件、数据采集组件、综合信号处理组件和微波源组件;高频前端组件包含射频与本振信号产生模块、信号分配与校准网络模块、天线与射频通道阵列模块,实现射频与一级本振信号的产生,回波信号的接收、放大、滤波与一级下变频;中频处理组件实现回波信号的放大、滤波与二级下变频;数据采集组件实现回波信号的采集与信号预处理;综合信号处理组件实现回波数据的实时成像;微波源组件实现时钟基准信号、同步信号和二级本振信号的产生。本发明较好的避免了在同等需求或相近需求的条件下,重复设计研制引起的资源浪费,有效提高设计效率,增强通用性和灵活度。

Patent Agency Ranking