在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法

    公开(公告)号:CN101673343B

    公开(公告)日:2012-11-07

    申请号:CN200910197183.X

    申请日:2009-10-15

    Applicant: 上海大学

    Abstract: 本发明涉及一种在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法。本发明的系统结构为用DSP、FPGA、SDRAM和FLASH这4个硬件芯片(组)搭建的信号实时模式识别核心。其中DSP作为主处理芯片,FPGA作为协处理芯片,SDRAM作为主存储器,提供DSP工作时的内存支持,FLASH作为辅助存储器。本发明中的DSP采用多线程来配合整个信号处理流程,一共实现4个线程,分别为主线程、信号采集、信号处理和结果处理线程。该方法改善了系统数据处理的并行性,提高了系统的信号处理速度,为嵌入式实时高速信号模式识别系统提供了一种基于DSP+FPGA架构的解决方案。

    用于实时隔行-逐行转换的SDRAM地址映射和读写轮换的方法

    公开(公告)号:CN101296313B

    公开(公告)日:2010-06-16

    申请号:CN200810036402.1

    申请日:2008-04-21

    Abstract: 本发明涉及一种用于视频的实时隔行-逐行转换的SDRAM地址映射和读写轮换的方法。本发明采用一种新的地址映射方法将输入视频先后储存到SDRAM各区间的相应位置中,然后按照一种新的三片读写轮换法将隔行-逐行转换过程中需要的各行数据同时读出参与运动检测和插值运算。这样可以在持续输入隔行视频的同时持续输出经转换后的逐行视频。另一方面,各片SDRAM读写不会产生冲突,并且可以对两行运算所需数据同时以全页模式读出,大大提高了SDRAM的总线效率。

    在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法

    公开(公告)号:CN101673343A

    公开(公告)日:2010-03-17

    申请号:CN200910197183.X

    申请日:2009-10-15

    Applicant: 上海大学

    Abstract: 本发明涉及一种在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法。本发明的系统结构为用DSP、FPGA、SDRAM和FLASH这4个硬件芯片(组)搭建的信号实时模式识别核心。其中DSP作为主处理芯片,FPGA作为协处理芯片,SDRAM作为主存储器,提供DSP工作时的内存支持,FLASH作为辅助存储器。本发明中的DSP采用多线程来配合整个信号处理流程,一共实现4个线程,分别为主线程、信号采集、信号处理和结果处理线程。该方法改善了系统数据处理的并行性,提高了系统的信号处理速度,为嵌入式实时高速信号模式识别系统提供了一种基于DSP+FPGA架构的解决方案。

    用于实时隔行-逐行转换的SDRAM地址映射和读写轮换的方法

    公开(公告)号:CN101296313A

    公开(公告)日:2008-10-29

    申请号:CN200810036402.1

    申请日:2008-04-21

    Abstract: 本发明涉及一种用于视频的实时隔行-逐行转换的SDRAM地址映射和读写轮换的方法。本发明采用一种新的地址映射方法将输入视频先后储存到SDRAM各区间的相应位置中,然后按照一种新的三片读写轮换法将隔行-逐行转换过程中需要的各行数据同时读出参与运动检测和插值运算。这样可以在持续输入隔行视频的同时持续输出经转换后的逐行视频。另一方面,各片SDRAM读写不会产生冲突,并且可以对两行运算所需数据同时以全页模式读出,大大提高了SDRAM的总线效率。

    一种嵌入式的CCD高清智能网络摄像系统

    公开(公告)号:CN201499257U

    公开(公告)日:2010-06-02

    申请号:CN200920210247.0

    申请日:2009-09-27

    Applicant: 上海大学

    Abstract: 本实用新型涉及一种嵌入式的CCD高清智能网络摄像系统。它包括一个盒体、设置在盒体内的线路板及其上电子元器件,电路结构是:主处理模块与协处理模块、图像输出模块、通信模块、通用存储模块、系统时钟模块和系统电源模块相连,协处理模块与数据存储模块、高清图像采集模块和图像缓存模块相连。本实用新型使摄像机“智能化”;可以通过远程计算机的控制界面进行数据上传,同时兼有命令下传和设置功能,达到远程控制的目的,为今后组建区域安全监控系统奠定基础。

Patent Agency Ranking