-
公开(公告)号:CN108563400B
公开(公告)日:2021-05-11
申请号:CN201810210361.7
申请日:2018-03-14
Applicant: 上海卫星工程研究所
IPC: G06F3/06
Abstract: 本发明提供了一种减少闪存0号块磨损的方法,包含写入步骤,所述写入步骤包含以下步骤:标记写入步骤:在0号块的一页中写入标记;其中,所述0号块是指闪存中的第0块;管理信息写入步骤:写入标记后,在普通块的一页中写入管理信息;所述普通块是指闪存中的非0号块的存储块;换页判断步骤:判断0号块所有页是否已经全部写入,若是,则认为0号块已写满;若否,则0号块换页并返回执行所述标记写入步骤。相应地,本发明能够提高闪存0号块的写入次数。
-
公开(公告)号:CN108563591B
公开(公告)日:2020-04-21
申请号:CN201810211287.0
申请日:2018-03-14
Applicant: 上海卫星工程研究所
Abstract: 本发明提供了一种数据采集闪存读写系统,包含数据采集单元与读取单元,所述数据采集单元包含CPU、外部总线、外部总线桥接芯片、解码模块、CPU总线接口模块、采集读取控制模块、采集模块、随机存储器驱动模块、闪存驱动模块、模拟多路切换开关、模数转换芯片、采集驱动模块以及闪存芯片。本发明还提供了一种数据采集闪存读写方法。本发明充分考虑的可重用性和和维护性,实现占用逻辑资源少,可在适应于航天的常见的反熔丝FPGA实现。
-
公开(公告)号:CN108563591A
公开(公告)日:2018-09-21
申请号:CN201810211287.0
申请日:2018-03-14
Applicant: 上海卫星工程研究所
Abstract: 本发明提供了一种数据采集闪存读写系统,包含数据采集单元与读取单元,所述数据采集单元包含CPU、外部总线、外部总线桥接芯片、解码模块、CPU总线接口模块、采集读取控制模块、采集模块、随机存储器驱动模块、闪存驱动模块、模拟多路切换开关、模数转换芯片、采集驱动模块以及闪存芯片。本发明还提供了一种数据采集闪存读写方法。本发明充分考虑的可重用性和和维护性,实现占用逻辑资源少,可在适应于航天的常见的反熔丝FPGA实现。
-
公开(公告)号:CN108563400A
公开(公告)日:2018-09-21
申请号:CN201810210361.7
申请日:2018-03-14
Applicant: 上海卫星工程研究所
IPC: G06F3/06
Abstract: 本发明提供了一种减少闪存0号块磨损的方法,包含写入步骤,所述写入步骤包含以下步骤:标记写入步骤:在0号块的一页中写入标记;其中,所述0号块是指闪存中的第0块;管理信息写入步骤:写入标记后,在普通块的一页中写入管理信息;所述普通块是指闪存中的非0号块的存储块;换页判断步骤:判断0号块所有页是否已经全部写入,若是,则认为0号块已写满;若否,则0号块换页并返回执行所述标记写入步骤。相应地,本发明能够提高闪存0号块的写入次数。
-
-
-