-
公开(公告)号:CN102710396A
公开(公告)日:2012-10-03
申请号:CN201210118914.9
申请日:2012-04-20
Applicant: 上海卫星工程研究所
Abstract: 一种卫星载荷数据重传设计方法,利用控制FPGA每若干秒发出中断信号给星载CPU,星载CPU控制SRAM输出数据到数据处理FPGA,由数据处理FPGA完成对载荷数据的处理功能;同时SRAM返回读出数据的地址译码范围信号给星载CPU,星载CPU进行统计、计数,当地址译码范围重复若干次后,控制SRAM释放此地址译码范围的数据存储空间。本发明所提供的设计方法,能够在卫星低仰角情况下接收其信号受地面电磁信号干扰,造成载荷数据异常情况下,提高载荷数据传输的可靠性。
-
公开(公告)号:CN102694543A
公开(公告)日:2012-09-26
申请号:CN201210118912.X
申请日:2012-04-20
Applicant: 上海卫星工程研究所
IPC: H03K19/177
Abstract: 本发明涉及一种防空间环境影响的星载FPGA设计方法及系统,包括XILINX FPGA,ACTEL FPGA,PROM。在设计时通过JTAG口直接读取XILINX FPGA的配置文件至ACTEL FPGA,ACTELFPGA进行对配置文件进行和校验,一旦发现和校验出错,就自主控制PROM对发生翻转的XILINX FPGA配置文件重新进行加载。确保XILINX FPGA内的配置文件的正确性。采用这种方法能快速检测到单粒子事件的发生,并将单粒子事件造成的影响降到最低。上述设计方法在FY-3卫星数传分系统信息处理器中已经过验证。
-
公开(公告)号:CN102710396B
公开(公告)日:2015-03-04
申请号:CN201210118914.9
申请日:2012-04-20
Applicant: 上海卫星工程研究所
Abstract: 一种卫星载荷数据重传设计方法,利用控制FPGA每若干秒发出中断信号给星载CPU,星载CPU控制SRAM输出数据到数据处理FPGA,由数据处理FPGA完成对载荷数据的处理功能;同时SRAM返回读出数据的地址译码范围信号给星载CPU,星载CPU进行统计、计数,当地址译码范围重复若干次后,控制SRAM释放此地址译码范围的数据存储空间。本发明所提供的设计方法,能够在卫星低仰角情况下接收其信号受地面电磁信号干扰,造成载荷数据异常情况下,提高载荷数据传输的可靠性。
-
公开(公告)号:CN103092804A
公开(公告)日:2013-05-08
申请号:CN201210532784.3
申请日:2012-12-11
Applicant: 上海卫星工程研究所
IPC: G06F13/40
Abstract: 本发明提供一种星载高速数据串行总线,包括TLK2711数据发送芯片(1)、TLK2711数据接收芯片(2)、第一同轴电缆(3)、第二同轴电缆(4)。通过TLK2711数据发送芯片(1)发送数据,经第一同轴电缆(3)、第二同轴电缆(4)传输至TLK2711数据接收芯片(2)。自定义了TLK2711数据发送芯片(1)的TXD0-TXD11为有效数据输入脚,TXD12-TXD15输入置“0”,TXCLK时钟输入脚输入时钟频率为90MHz;TLK2711数据接收芯片(2)的RXD0-RXD11为有效数据输出脚,RXD12-RXD15输出脚输出数据不做处理,RXCLK时钟输出脚输出时钟。采用这种方法能适应12位并行传输数据,数据传输码速率达到1.08Gbps。本发明在卫星数传分系统综合处理器中已经得到应用。
-
-
-