一种灵敏放大器半缓冲器

    公开(公告)号:CN113612471A

    公开(公告)日:2021-11-05

    申请号:CN202110742357.7

    申请日:2021-07-01

    Abstract: 本发明涉及电子器件的技术领域,公开了一种灵敏放大器半缓冲器,包括传输模块和握手信号产生模块,所述传输模块用于数据传输,所述握手信号产生模块用于根据传输的数据,生成握手信号,采用或非门结构,其输入端与传输模块的输出端连接,其输出端设置为握手信号Lack。本发明的SAHB仅使用了11个晶体管,与现有SAHB的33个晶体管相比减小了面积;没有使用数据信号的逻辑互补信号,降低了信号的复杂度,提高了运算速度。

    一种三维集成电路片间混合键合布局布线优化方法

    公开(公告)号:CN113688593A

    公开(公告)日:2021-11-23

    申请号:CN202110918079.6

    申请日:2021-08-11

    Abstract: 本发明涉及一种三维集成电路片间混合键合布局布线优化方法,包括数据识别程序模块将初始位置和每轮迭代后的计算数据导入设计,通过读取数据信息进行计算,得出每轮迭代后待求量的统计计数值;数据预测程序模块使用自动求导计算架构,根据每轮迭代更新的损失函数进行新一轮的数据预测;分析反馈程序模块对每次迭代后设计的总线长和时序信息进行分析,输出每轮迭代结果,以求出整体最优结果。有益效果是优化调整面对面堆叠的两个裸片之间混合键合位置、和/或优化调整两个裸片各自标准单元位置,使得三维集成电路片间混合键合布局布线最优。

    基于静态电路可重构组合逻辑单元

    公开(公告)号:CN111294040B

    公开(公告)日:2024-02-02

    申请号:CN202010084822.8

    申请日:2020-02-10

    Abstract: 一种基于静态电路的可重构逻辑单元,包括控制晶体管、逻辑晶体管,所述的控制晶体管的栅极为控制信号的输入端,可以通过调整控制信号,改变不同控制晶体管的通断状态,从而改变上拉网络或下拉网络的拓扑结构,以实现不同逻辑功能,逻辑晶体管的栅极为数据的输入端,在不同的逻辑功能下,输入信号保持不变,最大程度上减小了该逻辑单元的控制复杂度。通过本发明,可以通过对该单元输入特定的控制信号,实现不同的逻辑功能选择,实现硬件资源在时间上的复用,从而增加硬件的利用效率,减少硬件开销。

    可重构动态逻辑单元
    4.
    发明授权

    公开(公告)号:CN113054992B

    公开(公告)日:2022-05-17

    申请号:CN201911361438.1

    申请日:2019-12-26

    Abstract: 一种可重构动态逻辑单元,包括预充电管、多个控制晶体管和多个逻辑晶体管。本发明在出现工程修改时,可以通过对该发明输入特定的控制信号,实现不同的逻辑功能选择,相较于传统的备用标准单元有更大的灵活性。并且可以通过配置不同的控制信号,在芯片运行时实现逻辑单元的功能切换,进而实现硬件资源在时间上的复用,从而增加硬件的利用效率,减少硬件开销。

    基于静态电路可重构组合逻辑单元

    公开(公告)号:CN111294040A

    公开(公告)日:2020-06-16

    申请号:CN202010084822.8

    申请日:2020-02-10

    Abstract: 一种基于静态电路的可重构逻辑单元,包括控制晶体管、逻辑晶体管,所述的控制晶体管的栅极为控制信号的输入端,可以通过调整控制信号,改变不同控制晶体管的通断状态,从而改变上拉网络或下拉网络的拓扑结构,以实现不同逻辑功能,逻辑晶体管的栅极为数据的输入端,在不同的逻辑功能下,输入信号保持不变,最大程度上减小了该逻辑单元的控制复杂度。通过本发明,可以通过对该单元输入特定的控制信号,实现不同的逻辑功能选择,实现硬件资源在时间上的复用,从而增加硬件的利用效率,减少硬件开销。

    一种三维集成电路片间混合键合布局布线优化方法

    公开(公告)号:CN113688593B

    公开(公告)日:2023-10-13

    申请号:CN202110918079.6

    申请日:2021-08-11

    Abstract: 本发明涉及一种三维集成电路片间混合键合布局布线优化方法,包括数据识别程序模块将初始位置和每轮迭代后的计算数据导入设计,通过读取数据信息进行计算,得出每轮迭代后待求量的统计计数值;数据预测程序模块使用自动求导计算架构,根据每轮迭代更新的损失函数进行新一轮的数据预测;分析反馈程序模块对每次迭代后设计的总线长和时序信息进行分析,输出每轮迭代结果,以求出整体最优结果。有益效果是优化调整面对面堆叠的两个裸片之间混合键合位置、和/或优化调整两个裸片各自标准单元位置,使得三维集成电路片间混合键合布局布线最优。

    一种灵敏放大器半缓冲器

    公开(公告)号:CN113612471B

    公开(公告)日:2023-10-13

    申请号:CN202110742357.7

    申请日:2021-07-01

    Abstract: 本发明涉及电子器件的技术领域,公开了一种灵敏放大器半缓冲器,包括传输模块和握手信号产生模块,所述传输模块用于数据传输,所述握手信号产生模块用于根据传输的数据,生成握手信号,采用或非门结构,其输入端与传输模块的输出端连接,其输出端设置为握手信号Lack。本发明的SAHB仅使用了11个晶体管,与现有SAHB的33个晶体管相比减小了面积;没有使用数据信号的逻辑互补信号,降低了信号的复杂度,提高了运算速度。

    可重构动态逻辑单元
    8.
    发明公开

    公开(公告)号:CN113054992A

    公开(公告)日:2021-06-29

    申请号:CN201911361438.1

    申请日:2019-12-26

    Abstract: 一种可重构动态逻辑单元,包括预充电管、多个控制晶体管和多个逻辑晶体管。本发明在出现工程修改时,可以通过对该发明输入特定的控制信号,实现不同的逻辑功能选择,相较于传统的备用标准单元有更大的灵活性。并且可以通过配置不同的控制信号,在芯片运行时实现逻辑单元的功能切换,进而实现硬件资源在时间上的复用,从而增加硬件的利用效率,减少硬件开销。

Patent Agency Ranking