-
公开(公告)号:CN101299657A
公开(公告)日:2008-11-05
申请号:CN200810039561.7
申请日:2008-06-26
Applicant: 上海交通大学
Abstract: 一种数字通信系统技术领域的全数字接收机符号定时同步装置,包括:包括:内插器、采样时钟频率误差估计模块、环路滤波器、内插控制器、采样时钟相位误差计算模块、采样相位选择控制器,系统过采样的样值作为内插器的输入;内插器输出的调整后的样值结果作为采样时钟相位误差计算模块的输入,用以找到正确的采样点位置;采样相位选择控制器发出指令控制下采样器,使其在最佳时刻完成抽样;下采样器输出的结果作为采样时钟频率误差估计模块的输入,用以计算采样钟频偏;内插控制器根据环路滤波器馈入的采样钟频偏值控制内插器的工作过程,实现对采样值的正确修正。本发明环路结构较简单,易于在数字域上由硬件实现。
-
公开(公告)号:CN101299657B
公开(公告)日:2011-04-20
申请号:CN200810039561.7
申请日:2008-06-26
Applicant: 上海交通大学
Abstract: 一种数字通信系统技术领域的全数字接收机符号定时同步装置,包括:内插器、采样时钟频率误差估计模块、环路滤波器、内插控制器、采样时钟相位误差计算模块、采样相位选择控制器,系统过采样的样值作为内插器的输入;内插器输出的调整后的样值结果作为采样时钟相位误差计算模块的输入,用以找到正确的采样点位置;采样相位选择控制器发出指令控制下采样器,使其在最佳时刻完成抽样;下采样器输出的结果作为采样时钟频率误差估计模块的输入,用以计算采样钟频偏;内插控制器根据环路滤波器馈入的采样钟频偏值控制内插器的工作过程,实现对采样值的正确修正。本发明环路结构较简单,易于在数字域上由硬件实现。
-