-
公开(公告)号:CN112098959A
公开(公告)日:2020-12-18
申请号:CN201911052899.0
申请日:2019-10-31
Applicant: 上海交通大学
Abstract: 本发明涉及一种基于FPGA的可重构雷达目标/干扰模拟器及其实现方法,涉及信号控制技术领域。该方法中,首先将雷达信号处理任务分为卷积类与非卷积类干扰功能,利用FPGA实现相应的干扰功能;同时在模拟器运行过程中,通过动态转换实现同类干扰功能之间的切换,以完成该雷达目标/干扰模拟器的重构。从而一方面节省了重构所需时间,另一方面可以在一片FPGA上实现更为复杂的多种功能,节省了计算资源。且本发明的基于FPGA的可重构雷达目标/干扰模拟器其结构简单,实现成本低,该可重构雷达目标/干扰模拟器的实现方法简便,应用范围广泛。
-
公开(公告)号:CN112098966B
公开(公告)日:2022-10-04
申请号:CN201911052906.7
申请日:2019-10-31
Applicant: 上海交通大学
IPC: G01S7/41 , G01S13/88 , G05B19/042
Abstract: 本发明涉及一种基于IFFT的脉冲多普勒雷达多批次假目标模拟方法及装置,属于雷达技术领域。该方法首先对不同批次信号分时进行不同的距离模拟延迟处理;根据当前批次所需的假目标多普勒速度,确定所需的变频算子频域信息;将变频算子频域信息输入到IFFT多普勒调制模块中,输出变频算子时域信号;随后实时生成变频算子并与输入信号混频。采用了本发明的模拟方法和装置,对于多个目标的多普勒模拟减少了对于计算资源的需求。
-
公开(公告)号:CN112098966A
公开(公告)日:2020-12-18
申请号:CN201911052906.7
申请日:2019-10-31
Applicant: 上海交通大学
IPC: G01S7/41 , G01S13/88 , G05B19/042
Abstract: 本发明涉及一种基于IFFT的脉冲多普勒雷达多批次假目标模拟方法及装置,属于雷达技术领域。该方法首先对不同批次信号分时进行不同的距离模拟延迟处理;根据当前批次所需的假目标多普勒速度,确定所需的变频算子频域信息;将变频算子频域信息输入到IFFT多普勒调制模块中,输出变频算子时域信号;随后实时生成变频算子并与输入信号混频。采用了本发明的模拟方法和装置,对于多个目标的多普勒模拟减少了对于计算资源的需求。
-
公开(公告)号:CN112098959B
公开(公告)日:2023-11-14
申请号:CN201911052899.0
申请日:2019-10-31
Applicant: 上海交通大学
Abstract: 本发明涉及一种基于FPGA的可重构雷达目标/干扰模拟器及其实现方法,涉及信号控制技术领域。该方法中,首先将雷达信号处理任务分为卷积类与非卷积类干扰功能,利用FPGA实现相应的干扰功能;同时在模拟器运行过程中,通过动态转换实现同类干扰功能之间的切换,以完成该雷达目标/干扰模拟器的重构。从而一方面节省了重构所需时间,另一方面可以在一片FPGA上实现更为复杂的多种功能,节省了计算资源。且本发明的基于FPGA的可重构雷达目标/干扰模拟器其结构简单,实现成本低,该可重构雷达目标/干扰模拟器的实现方法简便,应用范围广泛。
-
-
-