-
公开(公告)号:CN102113049A
公开(公告)日:2011-06-29
申请号:CN200980130772.4
申请日:2009-09-24
Applicant: 三菱电机株式会社
CPC classification number: H04N21/44004 , G11B20/10009 , G11B20/10037 , G11B20/10222 , G11B20/1024 , G11B20/10379 , G11B20/10398 , G11B20/225 , G11B27/038 , G11B2220/2545 , H04N9/896 , H04N21/23406 , H04N21/42646 , H04N21/4305
Abstract: 本发明在信号接收装置(2)中,设置存储器电路(22),对于从信号发送装置(1)发送来的数字输入信号中包含的数据,其写入是根据使用PLL电路(21)从接收到的数字输入信号中分离生成的时钟来进行的,其读出是根据来自基准时钟产生电路(24)的晶体精度的基准时钟来进行的。这里,为了对时钟和基准时钟的偏差进行校正以再现数字输入信号,对时钟之间的偏差进行检测,在信号接收装置(2)相比于信号发送装置(1)产生延迟的情况下,对数字输入信号中包含的数据进行抽取,在超前的情况下,对根据前后的数字输入信号所生成的信号进行插值。
-
公开(公告)号:CN102113049B
公开(公告)日:2012-11-21
申请号:CN200980130772.4
申请日:2009-09-24
Applicant: 三菱电机株式会社
CPC classification number: H04N21/44004 , G11B20/10009 , G11B20/10037 , G11B20/10222 , G11B20/1024 , G11B20/10379 , G11B20/10398 , G11B20/225 , G11B27/038 , G11B2220/2545 , H04N9/896 , H04N21/23406 , H04N21/42646 , H04N21/4305
Abstract: 本发明在信号接收装置(2)中,设置存储器电路(22),对于从信号发送装置(1)发送来的数字输入信号中包含的数据,其写入是根据使用PLL电路(21)从接收到的数字输入信号中分离生成的时钟来进行的,其读出是根据来自基准时钟产生电路(24)的晶体精度的基准时钟来进行的。这里,为了对时钟和基准时钟的偏差进行校正以再现数字输入信号,对时钟之间的偏差进行检测,在信号接收装置(2)相比于信号发送装置(1)产生延迟的情况下,对数字输入信号中包含的数据进行抽取,在超前的情况下,对根据前后的数字输入信号所生成的信号进行插值。
-
公开(公告)号:CN102124650B
公开(公告)日:2014-03-19
申请号:CN200980132560.X
申请日:2009-09-24
Applicant: 三菱电机株式会社
CPC classification number: H03H21/0012 , H03H17/0264 , H03H17/0294 , H03H17/04 , H03H17/06 , H03H2017/0483
Abstract: 本发明提供一种信号处理电路,包括具有通常等价的传递函数的IIR滤波器(11)、以及FIR滤波器(12)这两种滤波器,在调整成任意的传递函数的调整模式的情况下,将结构设定成IIR滤波器(11),在调整结束后的阶段、或在信号处理模式的情况下,将结构变更成等价的传递函数的FIR滤波器(12)。
-
公开(公告)号:CN102124650A
公开(公告)日:2011-07-13
申请号:CN200980132560.X
申请日:2009-09-24
Applicant: 三菱电机株式会社
CPC classification number: H03H21/0012 , H03H17/0264 , H03H17/0294 , H03H17/04 , H03H17/06 , H03H2017/0483
Abstract: 本发明提供一种信号处理电路,包括具有通常等价的传递函数的IIR滤波器(11)、以及FIR滤波器(12)这两种滤波器,在调整成任意的传递函数的调整模式的情况下,将结构设定成IIR滤波器(11),在调整结束后的阶段、或在信号处理模式的情况下,将结构变更成等价的传递函数的FIR滤波器(12)。
-
-
-