一种带ICS功能的直放站及实现方法

    公开(公告)号:CN102065033B

    公开(公告)日:2013-11-06

    申请号:CN201010537670.9

    申请日:2010-11-03

    Inventor: 宋葛 施晓

    Abstract: 本发明是一种带ICS功能的直放站及实现方法,该装置用于在数字域生成反馈回波信号,并从接收信号中抵消该部分回波干扰。所述回波抵消方法包括:伪码插入、信道初估计、自适应跟踪三部分;插入伪码采用CAZAC码;信道初估计部分利用了该码强自相关,弱互相关的特性,通过相关运算对信道的冲击响应及延时信息做了估计;自适应跟踪采用了变步长自适应算法,利用初估计所获得的信道冲击响应作为算法运行的初始值,从而加快算法收敛速度。本发明有益的效果:能够加快自适应滤波器的收敛速度,改善回波抵消器的性能,同时算法复杂度不高,计算量低,具有可实现性。

    一种直放站功放非线性检测方法

    公开(公告)号:CN102904652B

    公开(公告)日:2015-01-07

    申请号:CN201210407206.7

    申请日:2012-10-23

    Inventor: 宋葛 陈青松

    Abstract: 本发明提供了一种直放站功放非线性检测方法,利用双音信号的3阶互调值的大小对功放非线性及数字预失真的校正结果进行监控并判断是否合理,包括信号预处理、分辨率确定后进行简化FFT和互调计算三个部分。其适用范围不局限于直放站,对于包含大功率功放的多种无线通信系统都在适用范围。本发明有益的效果是:本发明在数字域的简化互调检测算法复杂度低,运算速度快具有可实现性,该算法不需要仪表,直放站系统本身就可以很直观的对功放的非线性度进行监控,同时也可以检测到数字预失真算法对功放线性的校正程度。利用本发明能够便利的计算出互调大小,算法复杂度不高,消耗资源较少,便于实现,同时提高了直放站系统以及数字预失真算法的稳定度。

    一种精确估计ICS直放站信号时延的装置及方法

    公开(公告)号:CN102170322B

    公开(公告)日:2013-10-09

    申请号:CN201110102798.7

    申请日:2011-04-15

    Abstract: 本发明涉及一种精确估计ICS直放站信号时延的装置及方法,包括DUC模块、发射模块、DDC模块和接收模块,信号产生模块依次与DUC模块、用于调整信号时延的时延调整模块、用于调整信号产生模块产生的信号功率的功率调整模块和发射模块相连接;通过信号产生模块产生的信号,一路通过数字上变频DUC模块,时延调整模块、功率控制模块、发射模块射频输出,经过空间信道被接收模块的天线接收,经过数字下变频DDC模块处理后到达数字信号处理模块;另一路在第一路发射信号的同时输出到数字信号处理模块,对这两路信号进行处理,计算出时延。本发明有益的效果:能够精确估计ICS直放站从回波抵消模块输出端到回波抵消模块输入端的信号时延;该方法简单,易于实现。

    一种直放站功放非线性检测方法

    公开(公告)号:CN102904652A

    公开(公告)日:2013-01-30

    申请号:CN201210407206.7

    申请日:2012-10-23

    Inventor: 宋葛 陈青松

    Abstract: 本发明提供了一种直放站功放非线性检测方法,利用双音信号的3阶互调值的大小对功放非线性及数字预失真的校正结果进行监控并判断是否合理,包括信号预处理、分辨率确定后进行简化FFT和互调计算三个部分。其适用范围不局限于直放站,对于包含大功率功放的多种无线通信系统都在适用范围。本发明有益的效果是:本发明在数字域的简化互调检测算法复杂度低,运算速度快具有可实现性,该算法不需要仪表,直放站系统本身就可以很直观的对功放的非线性度进行监控,同时也可以检测到数字预失真算法对功放线性的校正程度。利用本发明能够便利的计算出互调大小,算法复杂度不高,消耗资源较少,便于实现,同时提高了直放站系统以及数字预失真算法的稳定度。

    一种精确估计ICS直放站信号时延的装置及方法

    公开(公告)号:CN102170322A

    公开(公告)日:2011-08-31

    申请号:CN201110102798.7

    申请日:2011-04-15

    Abstract: 本发明涉及一种精确估计ICS直放站信号时延的装置及方法,包括DUC模块、发射模块、DDC模块和接收模块,信号产生模块依次与DUC模块、用于调整信号时延的时延调整模块、用于调整信号产生模块产生的信号功率的功率调整模块和发射模块相连接;通过信号产生模块产生的信号,一路通过数字上变频DUC模块,时延调整模块、功率控制模块、发射模块射频输出,经过空间信道被接收模块的天线接收,经过数字下变频DDC模块处理后到达数字信号处理模块;另一路在第一路发射信号的同时输出到数字信号处理模块,对这两路信号进行处理,计算出时延。本发明有益的效果:能够精确估计ICS直放站从回波抵消模块输出端到回波抵消模块输入端的信号时延;该方法简单,易于实现。

    一种CDMA系统PN偏置获取装置及方法

    公开(公告)号:CN102170297A

    公开(公告)日:2011-08-31

    申请号:CN201110102804.9

    申请日:2011-04-15

    Abstract: 本发明是一种CDMA系统PN偏置获取装置及方法,该方法能够通过接收CDMA系统中基站信号识别基站PN偏置,所述方法形成的装置天线模块、下混频模块、A/D模块、DDC模块、基带处理模块和PN获取模块。通过天线模块接收基站发射的信号,依次经过下混频模块、A/D模块、DDC模块、基带处理模块处理,通过基带处理模块处理的序列经过PN偏置获取模块中指定的算法,完成PN偏置获取,根据获取的PN偏置生成相应的PN序列。本发明有益的效果:较传统的解同步信道方法获取PN偏置,该方法简单,易于实现。

    一种带ICS功能的直放站及实现方法

    公开(公告)号:CN102065033A

    公开(公告)日:2011-05-18

    申请号:CN201010537670.9

    申请日:2010-11-03

    Inventor: 宋葛 施晓

    Abstract: 本发明是一种带ICS功能的直放站及实现方法,该装置用于在数字域生成反馈回波信号,并从接收信号中抵消该部分回波干扰。所述回波抵消方法包括:伪码插入、信道初估计、自适应跟踪三部分;插入伪码采用CAZAC码;信道初估计部分利用了该码强自相关,弱互相关的特性,通过相关运算对信道的冲击响应及延时信息做了估计;自适应跟踪采用了变步长自适应算法,利用初估计所获得的信道冲击响应作为算法运行的初始值,从而加快算法收敛速度。本发明有益的效果:能够加快自适应滤波器的收敛速度,改善回波抵消器的性能,同时算法复杂度不高,计算量低,具有可实现性。

    一种精确估计ICS直放站信号时延的装置

    公开(公告)号:CN201976135U

    公开(公告)日:2011-09-14

    申请号:CN201120120801.3

    申请日:2011-04-15

    Abstract: 本实用新型涉及一种精确估计ICS直放站信号时延的装置,包括DUC模块、发射模块、DDC模块和接收模块,信号产生模块依次与DUC模块、用于调整信号时延的时延调整模块、用于调整信号产生模块产生的信号功率的功率调整模块和发射模块相连接;通过信号产生模块产生的信号,一路通过数字上变频DUC模块,时延调整模块、功率控制模块、发射模块射频输出,经过空间信道被接收模块的天线接收,经过数字下变频DDC模块处理后到达数字信号处理模块;另一路在第一路发射信号的同时输出到数字信号处理模块,对这两路信号进行处理,计算出时延。本实用新型有益的效果:能够精确估计ICS直放站从回波抵消模块输出端到回波抵消模块输入端的信号时延;该方法简单,易于实现。

    一种带ICS功能的直放站
    9.
    实用新型

    公开(公告)号:CN201910797U

    公开(公告)日:2011-07-27

    申请号:CN201020599193.4

    申请日:2010-11-03

    Inventor: 宋葛 施晓

    Abstract: 本实用新型是一种带ICS功能的直放站,包括自动增益控制模块、数字下变频模块、上变频模块、开关控制模块和自适应回波抵消模块;自动增益控制模块中,在数字模块前端和后端加入衰减器和小信号放大器达到增益平衡;开关控制模块,用于系统上电时进行信道初估计开关选通本地CAZAC码通路,初估计完成后选通基站接收的有用信号通路;自适应回波抵消模块,用于将CAZAC码保持在FLASH中,当系统初始化或信道恶化,自适应跟踪不上信道变化情况时由微处理器控制加载到FPGA重新进行信道初估计。本实用新型有益的效果:能够加快自适应滤波器的收敛速度,改善回波抵消器的性能,同时算法复杂度不高,计算量低,具有可实现性。

    一种CDMA系统PN偏置获取装置

    公开(公告)号:CN201976098U

    公开(公告)日:2011-09-14

    申请号:CN201120120804.7

    申请日:2011-04-15

    Abstract: 本实用新型是一种CDMA系统PN偏置获取装置,包括天线模块、下混频模块、A/D模块、DDC模块、基带处理模块和PN获取模块;PN获取模块包括PN序列存储模块、匹配滤波器模块和信号处理模块,基带处理模块的输出端与匹配滤波器模块的输入端相连接,匹配滤波器模块的输出端与信号处理模块的输入端相连接,PN序列存储模块与匹配滤波器模块相连接。通过天线模块接收基站发射的信号,依次经过下混频模块、A/D模块、DDC模块、基带处理模块处理,通过基带处理模块处理的序列经过PN偏置获取模块中指定的算法,完成PN偏置获取,根据获取的PN偏置生成相应的PN序列。本实用新型有益的效果:较传统的解同步信道方法获取PN偏置,该方法简单,易于实现。

Patent Agency Ranking