-
公开(公告)号:CN106301030B
公开(公告)日:2020-04-21
申请号:CN201610150877.8
申请日:2016-03-16
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
IPC: H02M7/219
Abstract: 本发明公开了一种同步整流器及其控制电路。同步整流器包括:包括晶体管的整流电路,整流电路被配置为通过基于晶体管的开关操作对输入到整流电路的输入端的输入电力进行整流来产生经整流的电力,并将经整流的电力输出到整流电路的输出端;控制器,被配置为将栅极信号施加到每一个晶体管,并基于输入电力与栅极信号之间的差来调节栅极信号的脉冲宽度。
-
公开(公告)号:CN103580685A
公开(公告)日:2014-02-12
申请号:CN201210455487.3
申请日:2012-11-13
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
IPC: H03L7/099
CPC classification number: H03L5/00 , H03L7/06 , H03L7/08 , H03L2207/50
Abstract: 本发明涉及用于数字控制振荡器的控制电路和装置,提供了一种用于数字控制振荡器的控制电路和使用该控制电路的用于数字控制振荡器的控制装置。用于数字控制振荡器的控制电路包括:峰值检测电路,其检测由数字控制振荡器输出的信号的振幅;以及跨导控制电路,其将峰值检测电路的输出与预定基准信号相比较,以控制包括在数字控制振荡器中的负跨导电路的跨导值。
-
公开(公告)号:CN106301030A
公开(公告)日:2017-01-04
申请号:CN201610150877.8
申请日:2016-03-16
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
IPC: H02M7/219
Abstract: 本发明公开了一种同步整流器及其控制电路。同步整流器包括:包括晶体管的整流电路,整流电路被配置为通过基于晶体管的开关操作对输入到整流电路的输入端的输入电力进行整流来产生经整流的电力,并将经整流的电力输出到整流电路的输出端;控制器,被配置为将栅极信号施加到每一个晶体管,并基于输入电力与栅极信号之间的差来调节栅极信号的脉冲宽度。
-
公开(公告)号:CN106208754B
公开(公告)日:2019-02-05
申请号:CN201610096168.6
申请日:2016-02-22
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
IPC: H02M7/217
Abstract: 本发明提供一种整流器,所述整流器包括:第一高侧开关和第二高侧开关,包括连接到交流输入端的源极端以及连接到输出电容器的一端的漏极端;第一低侧开关和第二低侧开关,包括连接到交流输入端的漏极端以及连接到地端和输出电容器的另一端的源极端;交叉连接器,被配置为当第一高侧开关或第二高侧开关断开时,允许第一高侧开关或第二高侧开关的寄生电容流到地。
-
公开(公告)号:CN106208754A
公开(公告)日:2016-12-07
申请号:CN201610096168.6
申请日:2016-02-22
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
IPC: H02M7/217
CPC classification number: H02M7/219 , H02M2007/2195 , H03K17/161 , H03K2217/0045 , Y02B70/1408 , H02M7/217 , H02M2001/0054
Abstract: 本发明提供一种整流器,所述整流器包括:第一高侧开关和第二高侧开关,包括连接到交流输入端的源极端以及连接到输出电容器的一端的漏极端;第一低侧开关和第二低侧开关,包括连接到交流输入端的漏极端以及连接到地端和输出电容器的另一端的源极端;交叉连接器,被配置为当第一高侧开关或第二高侧开关断开时,允许第一高侧开关或第二高侧开关的寄生电容流到地。
-
公开(公告)号:CN103532548A
公开(公告)日:2014-01-22
申请号:CN201210352257.4
申请日:2012-09-20
Applicant: 三星电机株式会社 , 成均馆大学校产学协力团
Abstract: 本发明提供了一种模拟-数字信号转换方法及其装置,以及包括所述方法和装置的数字锁相环电路。模拟-数字信号转换方法可以包括:通过将从N个延时元件的输出端检测的N个延时信号与基准信号相比较产生具有N个比特的第一数字输出信号;通过将由第(N+1)个延时元件产生的辅助延时信号与基准信号相比较产生第二数字输出信号;以及基于第一数字输出信号以及第二数字输出信号确定N个延时元件中的每一个的延迟时间的改变。
-
公开(公告)号:CN109936223A
公开(公告)日:2019-06-25
申请号:CN201811417969.3
申请日:2018-11-26
Applicant: 瑞尼斯股份有限公司 , 成均馆大学校产学协力团
Abstract: 公开一种无线电力接收装置,包括:栅极驱动器,其生成在开启电压与关闭电压间转换的栅极信号;整流器,其连接于电感器的两端,包括根据各个所述栅极信号而控制开启/关闭状态的FET;整流器输出感知部,其感知所述整流器的输出值;及阻抗控制部,其以所述输出值为基础,控制所述栅极信号的占空比及将所述FET变成开启状态的所述开启电压中一者以上,从而控制所述整流器的阻抗。
-
公开(公告)号:CN109416974A
公开(公告)日:2019-03-01
申请号:CN201780033866.4
申请日:2017-02-23
Applicant: 韩国科学技术院 , 成均馆大学校产学协力团
Abstract: 一种电感器布局和集成电路装置,其通过屏蔽电感器之间的磁耦合而改善了电感器之间的绝缘。第一和第二电感器线圈彼此之间水平间隔。导体环路平行地设置在第一电感器线圈上方,并且屏蔽第一和第二电感器线圈之间的磁耦合,其方式是由与第一时变磁场磁性互连的导体环路中流动的感应电流所产生的第二磁场的磁通量来抵销由第二电感器线圈产生的第一时变磁场的一部分磁通量。电感器布局可以应用于RFIC装置,以减少功率放大器(PA)的电感器和振荡器之间的磁耦合。可以提高装置性能以及生产尺寸非常小的RFIC。
-
公开(公告)号:CN104796140A
公开(公告)日:2015-07-22
申请号:CN201410532951.3
申请日:2014-10-10
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: H03L7/18
CPC classification number: H03L7/0992 , H03L7/08 , H03L7/0995 , H03L7/18 , H04B1/40
Abstract: 本发明提供一种数字锁相环DPLL、控制DPLL的方法和使用DPLL的超低功率收发器。一种锁相环(PLL)包括:计数器,被构造为在屏蔽时间期间测量振荡器的压控振荡器(VCO)信息;频率调谐器,被构造为基于通过将VCO信息与目标频率信息进行比较而获得的比较结果,将振荡器的频率调谐为目标频率。
-
公开(公告)号:CN117811574A
公开(公告)日:2024-04-02
申请号:CN202310425342.7
申请日:2023-04-19
Applicant: 斯凯芯片有限公司 , 成均馆大学校产学协力团
Abstract: 通过向锁相环电路的反馈回路添加分频器,并向环路电流添加相位调节电流来实现内部相移,该锁相环电路被配置为确定无线传输终端的传输频率。由于相位调节电流被施加到加法器电路,即使反馈回路处于稳定状态,也仍然保持相位差,因此,反馈分频器的输出以施加给加法器电路的相位调节电流所期望的参考频率保持该相位差。
-
-
-
-
-
-
-
-
-