-
公开(公告)号:CN115019080A
公开(公告)日:2022-09-06
申请号:CN202110909313.9
申请日:2021-08-09
Applicant: 三星电子株式会社 , 首尔大学校产学协力团
Inventor: 刘承周
IPC: G06V10/764 , G06V10/82 , G06N3/04 , G06N3/08
Abstract: 提供了图像分类的方法和设备。所述方法包括:使用训练图像数据预先训练第一神经网络;获得目标图像数据;将训练后的第一神经网络采样为多个第二神经网络;基于目标图像数据的一部分来训练所述多个第二神经网络中的每个第二神经网络;在训练后的多个第二神经网络之中选择满足预定条件的第二神经网络;以及使用所选择的第二神经网络对目标图像数据执行图像分类。
-
公开(公告)号:CN118732937A
公开(公告)日:2024-10-01
申请号:CN202311616189.2
申请日:2023-11-29
Applicant: 三星电子株式会社 , 首尔大学校产学协力团
IPC: G06F3/06
Abstract: 公开了一种用于存储器中处理的存储装置和存储装置的操作方法。所述存储装置包括多个存储器芯片。所述多个存储器芯片均包括多个存储体和逻辑电路。在第一操作模式下,所述逻辑电路基于从所述主机接收到的第一命令和第一地址将第一数据写入到所述多个存储体中,并且基于从所述主机接收到的第三数据和所述第一数据来执行第一存储器中处理(PIM)运算。在第二操作模式下,所述逻辑电路基于从所述主机接收到的第一命令和第一地址将第二数据写入到所述多个存储体中,并且基于从所述主机接收到的与所述第三数据不同的第四数据和所述第二数据来执行第二PIM运算。
-
公开(公告)号:CN116128023A
公开(公告)日:2023-05-16
申请号:CN202210973764.3
申请日:2022-08-15
Applicant: 三星电子株式会社 , 首尔大学校产学协力团
IPC: G06N3/0464 , G06N3/048 , G06N3/063 , G06N3/08
Abstract: 提供硬件加速器、电子装置和用于神经网络的装置。一种硬件加速器,所述硬件加速器包括:比较器;同或(XNOR)门;累加器;以及乘法和累加(MAC)运算器,其中,神经网络的基本块包括:第一批量归一化层、量化层、卷积层、激活层和第二批量归一化层,并且其中,基本块由通过第一批量归一化运算、符号函数运算、移位卷积运算、激活函数运算、第二批量归一化运算和残差连接操作的组合的装置驱动。
-
-
公开(公告)号:CN105027084B
公开(公告)日:2017-11-21
申请号:CN201380074189.2
申请日:2013-06-05
CPC classification number: G06F11/1666 , G06F11/1012
Abstract: 提供一种在移动通信系统中控制低电压存储器的装置和方法。所述装置包括:存储器,用于存储包含至少一个由低电压引起的错误的数据;和纠错单元,用于依据在纠错码存储器的本地缓冲区中设置的第一比特识别在所述存储器中是否存在所述至少一个错误,用于当确定在所述存储器中存在所述至少一个错误时,将关于从所述存储器中读取的错误数据的位置信息与关于在所述纠错码存储器的所述本地缓冲区中的至少一个保护集的错误数据的位置信息进行比较,用于生成作为比较结果的纠错码,以及用于依据所述纠错码纠正所述存储器的所述错误数据。
-
公开(公告)号:CN105027084A
公开(公告)日:2015-11-04
申请号:CN201380074189.2
申请日:2013-06-05
Applicant: 三星电子株式会社 , 浦项工科大学校产学协力团
CPC classification number: G06F11/1666 , G06F11/1012
Abstract: 提供一种在移动通信系统中控制低电压存储器的装置和方法。所述装置包括:存储器,用于存储包含至少一个由低电压引起的错误的数据;和纠错单元,用于依据在纠错码存储器的本地缓冲区中设置的第一比特识别在所述存储器中是否存在所述至少一个错误,用于当确定在所述存储器中存在所述至少一个错误时,将关于从所述存储器中读取的错误数据的位置信息与关于在所述纠错码存储器的所述本地缓冲区中的至少一个保护集的错误数据的位置信息进行比较,用于生成作为比较结果的纠错码,以及用于依据所述纠错码纠正所述存储器的所述错误数据。
-
-
-
-
-