-
公开(公告)号:CN116266279A
公开(公告)日:2023-06-20
申请号:CN202210835973.1
申请日:2022-07-15
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 一种具有神经网络的设备,包括:突触存储单元,包括电阻存储元件,所述电阻存储元件沿着输出线设置,并且具有第一电阻值和第二电阻值中的任一电阻值,并且突触存储单元被配置为响应于通过输入线接收的输入信号,基于电阻存储元件和输入信号来生成列信号;参考存储单元,包括参考存储元件,所述参考存储元件沿着参考线设置,并且具有与第一电阻值不同的第二电阻值,并且参考存储单元被配置为基于参考存储元件和输入信号来生成参考信号;以及输出电路,被配置为根据列信号和参考信号来生成针对输出线的输出信号。
-
公开(公告)号:CN110244832B
公开(公告)日:2024-06-21
申请号:CN201811312341.7
申请日:2018-11-06
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: G06F1/3206 , G06F1/3237 , G06F1/3287 , G06F1/3296
Abstract: 一种半导体电路,包括钟控比较器和偏移施加电路。钟控比较器被配置为从主机接收第一输入信号和第二输入信号,并比较第一输入信号与第二输入信号。偏移施加电路被配置为向第一输入信号施加偏移。钟控比较器被配置为基于从主机提供的参考时钟来驱动。
-
公开(公告)号:CN109391249B
公开(公告)日:2023-09-26
申请号:CN201810776366.6
申请日:2018-07-16
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 本申请提供一种脉冲幅度调制发射器、脉冲幅度调制接收器和信号处理装置。该发射器包括:脉冲幅度调制编码器,其将串行数据编码为第一数据组和第二数据组的多比特传输数据;第一驱动器,其将第一数据组的第一多比特传输数据转换为具有第一电压摆幅宽度的第一差分信号;第二驱动器,其将第二数据组的第二多比特传输数据转换为具有比第一电压摆幅宽度更窄的第二电压摆幅宽度的第二差分信号;第一电压调节器,其将第一低摆幅电压提供至第二驱动器,以产生第二差分信号;第二电压调节器,其将小于第一低摆幅电压的第二低摆幅电压提供至第二驱动器;以及恒流负载开关,其根据第二驱动器的去激活在第一电压调节器与第二电压调节器之间提供电流路径。
-
公开(公告)号:CN109032856B
公开(公告)日:2023-09-26
申请号:CN201810132565.3
申请日:2018-02-09
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: G06F11/22 , G06F11/267 , G06F13/40 , G06F13/42
Abstract: 本发明提供执行外部环回测试的串行通信接口电路以及电子器件。一种串行通信接口电路包括:被配置为将第一并行数据转换为第一串行数据并通过输出端口发送所述第一串行数据的发送器;被配置为通过输入端口接收第二串行数据并将所述第二串行数据转换为第二并行数据的接收器;被配置为生成至少一个测试控制信号的测试控制器;以及嵌入式外部环回电路,被配置为在测试模式下响应于所述至少一个测试控制信号,在所述输出端口和所述输入端口之间形成外部环回路径,以接收所述第一串行数据并根据至少一个信道模型输出所述第二串行数据。
-
公开(公告)号:CN109032856A
公开(公告)日:2018-12-18
申请号:CN201810132565.3
申请日:2018-02-09
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: G06F11/22 , G06F11/267 , G06F13/40 , G06F13/42
Abstract: 本发明提供执行外部环回测试的串行通信接口电路以及电子器件。一种串行通信接口电路包括:被配置为将第一并行数据转换为第一串行数据并通过输出端口发送所述第一串行数据的发送器;被配置为通过输入端口接收第二串行数据并将所述第二串行数据转换为第二并行数据的接收器;被配置为生成至少一个测试控制信号的测试控制器;以及嵌入式外部环回电路,被配置为在测试模式下响应于所述至少一个测试控制信号,在所述输出端口和所述输入端口之间形成外部环回路径,以接收所述第一串行数据并根据至少一个信道模型输出所述第二串行数据。
-
公开(公告)号:CN109391249A
公开(公告)日:2019-02-26
申请号:CN201810776366.6
申请日:2018-07-16
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 本申请提供一种脉冲幅度调制发射器、脉冲幅度调制接收器和信号处理装置。该发射器包括:脉冲幅度调制编码器,其将串行数据编码为第一数据组和第二数据组的多比特传输数据;第一驱动器,其将第一数据组的第一多比特传输数据转换为具有第一电压摆幅宽度的第一差分信号;第二驱动器,其将第二数据组的第二多比特传输数据转换为具有比第一电压摆幅宽度更窄的第二电压摆幅宽度的第二差分信号;第一电压调节器,其将第一低摆幅电压提供至第二驱动器,以产生第二差分信号;第二电压调节器,其将小于第一低摆幅电压的第二低摆幅电压提供至第二驱动器;以及恒流负载开关,其根据第二驱动器的去激活在第一电压调节器与第二电压调节器之间提供电流路径。
-
公开(公告)号:CN110244832A
公开(公告)日:2019-09-17
申请号:CN201811312341.7
申请日:2018-11-06
IPC: G06F1/3206 , G06F1/3237 , G06F1/3287 , G06F1/3296
Abstract: 一种半导体电路,包括钟控比较器和偏移施加电路。钟控比较器被配置为从主机接收第一输入信号和第二输入信号,并比较第一输入信号与第二输入信号。偏移施加电路被配置为向第一输入信号施加偏移。钟控比较器被配置为基于从主机提供的参考时钟来驱动。
-
公开(公告)号:CN119325607A
公开(公告)日:2025-01-17
申请号:CN202380040233.1
申请日:2023-03-17
Applicant: 三星电子株式会社
Abstract: 包括了神经网络方法和装置。一种神经网络电路包括:突触存储器单元,包括电阻式存储器元件,电阻式存储器元件沿着输出线被布置并且可具有作为电阻值的第一电阻值和第二电阻值,突触存储器单元基于电阻式存储器元件的电阻值和经由输入线接收的输入信号生成列信号;参考存储器单元,包括参考存储器元件,参考存储器元件沿着参考线被布置并且具有作为第一电阻值与第二电阻值的比的电阻值,参考存储器单元基于所述输入信号和参考存储器元件的电阻值生成参考信号;以及输出电路,基于列信号和参考信号生成所述输出线的输出信号。
-
-
-
-
-
-
-