-
公开(公告)号:CN101136107A
公开(公告)日:2008-03-05
申请号:CN200710148245.9
申请日:2007-08-29
Applicant: 三星电子株式会社 , 延世大学校产学协力团
Abstract: 本发明提供了一种减小功耗的细节级别值计算方法和介质以及3维渲染系统。所述渲染系统包括:多边形处理单元,计算构成预定多边形的多个片段中对应于所述预定多边形的多个顶点的多个片段的多个LOD值;间距转换单元,使用计算的LOD值内插除了对应于所述预定多边形的顶点的多个片段以外的其余片段的多个LOD值;纹理映射单元,基于间距转换单元内插的LOD值将具有各种分辨率的多个纹理之一映射到构成所述预定多边形的片段中的相应的片段。
-
公开(公告)号:CN1519777A
公开(公告)日:2004-08-11
申请号:CN200410002903.X
申请日:2004-01-20
Applicant: 三星电子株式会社
IPC: G06T1/60
CPC classification number: G06T15/005 , G06T15/405
Abstract: 提供一种用于三维(3D)图形加速器中的像素高速缓存的有效结构。该像素高速缓存包括:z数据存储单元,从帧存储器中读取z数据,并且将所读取的z数据提供给像素光栅化管道;以及色彩数据存储单元,在z数据存储单元从帧存储器中读取z数据的同时,预先从帧存储器中读取并存储色彩数据,并且只有当在像素光栅化管道中判定预定z测试的结果成功时,才将色彩数据提供给像素光栅化管道。因此,该像素高速缓存结构允许在处理色彩数据之前仅预先读取和存储所需色彩数据,从而防止访问延迟、提高色彩高速缓存效率并且降低功耗。
-
公开(公告)号:CN1020806C
公开(公告)日:1993-05-19
申请号:CN91100375.4
申请日:1991-01-15
Applicant: 三星电子株式会社
IPC: G06F7/52
CPC classification number: G06F7/5318 , G06F7/533 , G06F7/5338 , G06F2207/3876
Abstract: 使用跳跃阵列和变形华莱士树的并行乘法器包含:用于按变形布斯算法编码乘数的变形布斯编码器,用于部分积的跳跃阵列,用于将二进制位相加的变形华莱士树以及将最终两行相加的混合前缀加法器,其中连续执行O(logn)的快速乘法而没有进行输出的等待状态,并改进了该并行乘法器布局规则性从而降低了其芯片面积及制造成本。
-
公开(公告)号:CN1056939A
公开(公告)日:1991-12-11
申请号:CN91100375.4
申请日:1991-01-15
Applicant: 三星电子株式会社
IPC: G06F7/52
CPC classification number: G06F7/5318 , G06F7/533 , G06F7/5338 , G06F2207/3876
Abstract: 使用跳跃阵列和变形华莱士树的并行乘法器包含:用于按变形布斯算法编码乘数的变形布斯编码器,用于部分积的跳跃阵列,用于将二进制位相加的变形华莱士树以及将最终两行相加的混合前缀加法器,其中连续执行O(logn)的快速乘法而没有进位输出的等待状态,并改进了该并行乘法器布局规则性从而降低了其芯片面积及制造成本。
-
公开(公告)号:CN1270274C
公开(公告)日:2006-08-16
申请号:CN200410002903.X
申请日:2004-01-20
Applicant: 三星电子株式会社
IPC: G06T1/60
CPC classification number: G06T15/005 , G06T15/405
Abstract: 提供一种用于三维(3D)图形加速器中的像素高速缓存的有效结构。该像素高速缓存包括:z数据存储单元,从帧存储器中读取z数据,并且将所读取的z数据提供给像素光栅化流水线;以及色彩数据存储单元,在z数据存储单元从帧存储器中读取z数据的同时,预先从帧存储器中读取并存储色彩数据,并且只有当在像素光栅化流水线中判定预定z测试的结果成功时,才将色彩数据提供给像素光栅化流水线。因此,该像素高速缓存结构允许在处理色彩数据之前仅预先读取和存储所需色彩数据,从而防止访问延迟、提高色彩高速缓存效率并且降低功耗。
-
-
-
-