时钟信号生成器、锁相环电路及操作方法和无线通信设备

    公开(公告)号:CN110350912B

    公开(公告)日:2025-03-28

    申请号:CN201910249148.1

    申请日:2019-03-29

    Abstract: 本申请提供了时钟信号生成器、锁相环电路及操作方法和无线通信设备,该时钟信号生成器被配置为基于参考时钟信号生成目标输出时钟信号。该时钟信号生成器包括:数字时间转换器(DTC),该数字时间转换器被配置为基于输入代码延迟参考时钟信号,以生成延迟时钟信号并输出延迟时钟信号;DTC控制器,该DTC控制器被配置为基于比较DTC的至少一个延迟量和以前生成的输出时钟信号的周期所得的结果来确定DTC的初始增益值,并基于初始增益值生成输入代码;以及锁相环,该锁相环被配置为基于延迟时钟信号和以前生成的输出时钟信号的分频时钟信号生成目标输出时钟信号,该目标输出时钟信号被锁定到延迟时钟信号。

    相位差检测器及进行无线通信的装置

    公开(公告)号:CN112073344B

    公开(公告)日:2024-06-14

    申请号:CN202010082726.X

    申请日:2020-02-07

    Abstract: 一种相位差检测器及使用多个天线进行无线通信的装置。所述装置包括:第一本地振荡产生器,被配置成产生用于对第一传输信号进行上变频的第一本地振荡信号;第二本地振荡产生器,被配置成产生用于对第二传输信号进行上变频的第二本地振荡信号;以及相位差检测器,被配置成:检测所述第一本地振荡信号与所述第二本地振荡信号之间的第一相位差,以及基于所述第一相位差产生第一相位补偿信号,以调整所述第一传输信号或所述第二传输信号中的至少一个的相位。

    IF收发器、RF模块和包括其的电子装置

    公开(公告)号:CN116633385A

    公开(公告)日:2023-08-22

    申请号:CN202310172375.5

    申请日:2023-02-16

    Abstract: 公开了IF收发器、RF模块和包括其的电子装置。所述电子装置包括:IF收发器,被配置为:经由AC耦合接口输出第一IF信号和LO信号,第一IF信号从第一基带信号被上变频,并且经由DC耦合接口输出第二IF信号和第一控制信号,第二IF信号从第二基带信号被上变频,并且第一控制信号基于LO信号被生成;以及RF模块,被配置为:分离经由AC耦合接口获得的第一IF信号和LO信号,分离经由DC耦合接口获得的第二IF信号和第一控制信号,基于第一IF信号生成第一RF信号以经由天线阵列发送,并且基于第二IF信号生成第二RF信号以经由天线阵列发送。

    时间-数字转换器和包括其的数字锁相环电路

    公开(公告)号:CN116170015A

    公开(公告)日:2023-05-26

    申请号:CN202211476083.2

    申请日:2022-11-23

    Abstract: 提供了一种时间‑数字转换器,包括:相位频率检测器,被配置为接收锁相环输入时钟和反馈时钟;环形振荡器,被配置为用第一时段的多相位时钟来执行振荡;计数器阵列,被配置为在第一脉冲宽度期间以正整数的数量对环形振荡器以第一时段进行振荡的振荡的数量进行计数;复用器,被配置为使用环形振荡器的多相位时钟的边沿信息将第一时段划分为多个区间,并且选择和输出来自多个区间中的第一区间中包括的多个相邻相位时钟的电压信息;模拟‑数字转换器;校准器;以及第一加法器。

    CMOS芯片和包括CMOS芯片的电子装置

    公开(公告)号:CN116743110A

    公开(公告)日:2023-09-12

    申请号:CN202310231437.5

    申请日:2023-03-10

    Abstract: 提供CMOS芯片和包括CMOS芯片的电子装置。所述CMOS芯片包括:信号转换电路,被配置为转换基带信号和射频信号;多个端口,射频信号通过所述多个端口被发送或接收,所述多个端口分别包括在第一发送路径、第二发送路径和接收路径中;以及多个匹配网络,连接到信号转换电路,所述多个匹配网络分别连接到所述多个端口,所述多个匹配网络之中的第一匹配网络包括外部匹配网络,并且外部匹配网络被配置为执行化合物半导体装置的阻抗匹配。

    相位差检测器及进行无线通信的装置

    公开(公告)号:CN112073344A

    公开(公告)日:2020-12-11

    申请号:CN202010082726.X

    申请日:2020-02-07

    Abstract: 一种相位差检测器及使用多个天线进行无线通信的装置。所述装置包括:第一本地振荡产生器,被配置成产生用于对第一传输信号进行上变频的第一本地振荡信号;第二本地振荡产生器,被配置成产生用于对第二传输信号进行上变频的第二本地振荡信号;以及相位差检测器,被配置成:检测所述第一本地振荡信号与所述第二本地振荡信号之间的第一相位差,以及基于所述第一相位差产生第一相位补偿信号,以调整所述第一传输信号或所述第二传输信号中的至少一个的相位。

    数字处理系统、主芯片和数字处理方法

    公开(公告)号:CN109977056A

    公开(公告)日:2019-07-05

    申请号:CN201811591898.9

    申请日:2018-12-21

    Abstract: 提供一种数字处理系统、主芯片和数字处理方法。可提供一种包括具有第一时钟引脚和第一数据引脚的主芯片和具有第二时钟引脚和第二数据引脚的第一从芯片的数字处理系统。所述数字处理系统可基于同步方案将第一数据从主芯片发送到第一从芯片,并且可基于异步方案将第二数据从第一从芯片发送到主芯片,其中,在同步方案中,从主芯片经由第一时钟引脚输出的第一时钟信号和从主芯片经由第一数据引脚输出的第一数据被一起提供,并且第一数据与第一时钟信号同步地被发送;在异步方案中,从第一从芯片经由第二数据引脚输出的第二数据被发送,而不管第一时钟信号如何。

    本地振荡器、射频集成电路及其操作方法

    公开(公告)号:CN110798241B

    公开(公告)日:2022-07-01

    申请号:CN201910559370.1

    申请日:2019-06-26

    Abstract: 提供了一种本地振荡器、射频集成电路及其操作方法。所述操作方法包括:从调制解调器接收用于设置所述发送电路的发送功率的第一信息或关于阻塞信号的第二信息,所述阻塞信号为所述RFIC未使用的频率信号;使用所述第一信息获得包括在所述发送电路中的第一本地振荡器的第一相位噪声的容许值,使用所述第二信息获得包括在所述接收电路中的第二本地振荡器的第二相位噪声的容许值;使用所获得的第一相位噪声的容许值和第二相位噪声的容许值来确定驱动电压的值,并将所述驱动电压提供给所述第一本地振荡器和所述第二本地振荡器。

Patent Agency Ranking