存储器系统、刷新控制电路和刷新控制方法

    公开(公告)号:CN116110452A

    公开(公告)日:2023-05-12

    申请号:CN202211403824.4

    申请日:2022-11-10

    Inventor: 金鹄渊

    Abstract: 提供存储器系统、刷新控制电路和刷新控制方法。所述刷新控制电路包括:计数布隆过滤器,包括N个散列控制逻辑和M个计数器,并且通过使用存储器单元的行的地址作为输入数据来更新由从所述N个散列逻辑获得的M位序列的值指示的对应计数器的计数值,所述N个散列控制逻辑中的每个对输入数据执行散列操作并且输出M位序列,所述M个计数器中的每个对应于M位序列的位;候选行确定器,将在预定时段中访问的存储器单元中的所述对应计数器的计数值大于阈值的行确定为用于目标刷新操作的候选行;以及目标刷新控制器,输出针对与由候选行确定器确定的候选行的一个或多个目标行邻近的行的目标刷新信号。

    存储器设备纠错
    2.
    发明公开

    公开(公告)号:CN119580811A

    公开(公告)日:2025-03-07

    申请号:CN202410532002.9

    申请日:2024-04-29

    Inventor: 金鹄渊

    Abstract: 一种存储器设备包括:第一存储器设备,被配置为在第一写入操作期间存储第一大小的第一纠错码;第二存储器设备,被配置为在第二写入操作期间存储大于第一大小的第二大小的第二纠错码;以及控制逻辑电路,被配置为控制第一存储器设备和第二存储器设备。控制逻辑电路包括纠错电路,该纠错电路被配置为根据打孔选项信息生成用于写入数据的第一纠错码和第二纠错码之一。

    存储器件、包括其的存储器系统及操作存储器系统的方法

    公开(公告)号:CN119576211A

    公开(公告)日:2025-03-07

    申请号:CN202410748068.1

    申请日:2024-06-11

    Inventor: 金鹄渊 尹钟轮

    Abstract: 提供了一种存储器件、包括其的存储器系统及操作存储器系统的方法。用于支持机器学习的存储器件包括:第一单元阵列,所述第一单元阵列被配置为以第一精度或第二精度存储权重数据;第二单元阵列,所述第二单元阵列被配置为以所述第一精度存储损失数据;第三单元阵列,所述第三单元阵列被配置为以所述第一精度存储梯度数据;以及计算电路,所述计算电路被配置为在使用所述第一精度和所述第二精度的混合精度训练期间执行与缩放因子对应的乘法运算、除法运算或取整运算中的至少一者。

Patent Agency Ranking