-
公开(公告)号:CN1205559C
公开(公告)日:2005-06-08
申请号:CN01103782.2
申请日:2001-02-14
Applicant: 三星电子株式会社
Inventor: 金镇守
IPC: G06F13/36
CPC classification number: G06F13/423
Abstract: 提供了一种总线系统及其指令传输方法。该指令传输方法包括:步骤(a)向第一从设备传输第一指令,和步骤(b)根据该第一指令在数据传输完成之前的小于或等于第二从设备的等待时间的一时间点向第二从设备传输第二指令。因此,对于数据传输所必须的准备可以较快的开始,从而减少了数据总线的闲置时钟周期。
-
公开(公告)号:CN1159657C
公开(公告)日:2004-07-28
申请号:CN01104796.8
申请日:2001-02-27
Applicant: 三星电子株式会社
Inventor: 金镇守
IPC: G06F13/38
CPC classification number: G06F13/362 , G06F13/423 , Y10S370/912
Abstract: 提供了一种总线系统及其数据传送方法。包括步骤:(a)从两个或多个主设备接收总线请求,按照预定的仲裁算法仲裁对地址/控制总线的访问,(b)按仲裁结果确定的顺序,通过地址/控制总线从主设备接收包含用于数据传输准备信息的访问命令分组,并将接收的访问命令分组发送到相应从设备,(c)从设备接收相应数据的传送准备完成,(d)通知主设备数据传送开始,和(e)通过数据总线传送数据。因此可以实现采用高速从设备而允许高总线访问效率的总线系统和数据传送方法。
-
公开(公告)号:CN1337628A
公开(公告)日:2002-02-27
申请号:CN01108302.6
申请日:2001-02-27
Applicant: 三星电子株式会社
Inventor: 金镇守
CPC classification number: G06F13/362
Abstract: 一种总线系统,包括:判优器,接收从多个主器件输出的存取指令,并输出判优的存取指令;执行调度器,接收从判优器输出的存取指令,并以相应从器件执行准备完成的次序来输出存取指令;与至少一从器件相对应提供的多个指令执行控制器,控制存取指令的输出次序,以便存储指令的总执行时间短于按照输入指令的次序的总执行时间;和多个伪延迟器,延迟从指令执行控制器接收的存取指令并输出到相应的从器件,使相应从器件的等待时间可等于多个从器件中最长的等待时间。提高整个系统效率。
-
公开(公告)号:CN1335563A
公开(公告)日:2002-02-13
申请号:CN01104796.8
申请日:2001-02-27
Applicant: 三星电子株式会社
Inventor: 金镇守
IPC: G06F13/38
CPC classification number: G06F13/362 , G06F13/423 , Y10S370/912
Abstract: 提供了一种总线系统及其数据传送方法。包括步骤:(a)从两个或多个主设备接收总线请求,按照预定的仲裁算法仲裁对地址/控制总线的访问,(b)按仲裁结果确定的顺序,通过地址/控制总线从主设备接收包含用于数据传输准备信息的访问命令分组,并将接收的访问命令分组发送到相应从设备,(c)从设备接收相应数据的传送准备完成,(d)通知主设备数据传送开始,和(e)通过数据总线传送数据。因此可以实现采用高速从设备而允许高总线访问效率的总线系统和数据传送方法。
-
公开(公告)号:CN1334516A
公开(公告)日:2002-02-06
申请号:CN00136462.6
申请日:2000-12-26
Applicant: 三星电子株式会社
Inventor: 金镇守
CPC classification number: G06F13/36
Abstract: 一种总线系统及用于该总线系统的执行调度方法。执行调度方法包括步骤:(a)传送一条或多条由一个或多个主控器发布的存取命令到相应的从属器;(b)存储传送的存取命令;和(c)从属器按照执行准备完成的存取命令顺序执行存储的存取命令。照此方法,重新调整了存取命令的执行顺序,从而提供了一种提高了数据处理速度的总线系统及其执行调度方法。
-
-
公开(公告)号:CN100341012C
公开(公告)日:2007-10-03
申请号:CN00136462.6
申请日:2000-12-26
Applicant: 三星电子株式会社
Inventor: 金镇守
CPC classification number: G06F13/36
Abstract: 一种总线系统及用于该总线系统的执行调度方法。执行调度方法包括步骤:(a)传送一条或多条由一个或多个主控器发布的存取命令到相应的从属器;(b)存储传送的存取命令;和(c)从属器按照执行准备完成的存取命令顺序执行存储的存取命令。照此方法,重新调整了存取命令的执行顺序,从而提供了一种提高了数据处理速度的总线系统及其执行调度方法。
-
公开(公告)号:CN1191531C
公开(公告)日:2005-03-02
申请号:CN01108302.6
申请日:2001-02-27
Applicant: 三星电子株式会社
Inventor: 金镇守
CPC classification number: G06F13/362
Abstract: 一种总线系统,包括:判优器,接收从多个主器件输出的存取指令,并输出判优的存取指令;执行调度器,接收从判优器输出的存取指令,并以相应从器件执行准备完成的次序来输出存取指令;与至少一从器件相对应提供的多个指令执行控制器,控制存取指令的输出次序,以便存储指令的总执行时间短于按照输入指令的次序的总执行时间;和多个伪延迟器,延迟从指令执行控制器接收的存取指令并输出到相应的从器件,使相应从器件的等待时间可等于多个从器件中最长的等待时间。提高整个系统效率。
-
-
公开(公告)号:CN1249561C
公开(公告)日:2006-04-05
申请号:CN03127472.2
申请日:2003-05-31
Applicant: 三星电子株式会社
IPC: G06F3/00
CPC classification number: G06F13/1694 , G06F13/1678
Abstract: 一种用于在主处理器和与非门快闪存储器之间提供接口的接口设备及其方法,包括寄存器栈、内部存储器、快闪接口部分和有限状态时序机。寄存器栈从主处理器接收用于控制与非门快闪存储器的操作的命令以及用于执行命令的操作信息,并存储该命令和该操作信息。快闪接口部分控制用于操作与非门快闪存储器的控制信号,输出命令、操作信息或者主数据,并控制I/O信号线,快闪数据经由该I/O信号线输入给与非门快闪存储器。有限状态时序机从寄存器栈提取命令和操作信息,并控制内部存储器和快闪接口部分以执行命令。
-
-
-
-
-
-
-
-
-