锁定检测器和具有该锁定检测器的延迟锁定环

    公开(公告)号:CN1913361B

    公开(公告)日:2012-12-19

    申请号:CN200610128513.6

    申请日:2006-08-10

    Inventor: 金都暎 田弼在

    CPC classification number: H03L7/0812 H03L7/095

    Abstract: 一种延迟锁定环(DLL)的锁定检测器,包括锁定检测单元和偏置单元。锁定检测单元根据从外部源接收的参考电流和从外部压控延迟线(VCDL)接收的多个延迟信号来生成充电控制信号、根据该充电控制信号来控制充电电流、并根据随该充电电流变化的电压来检测该DLL的锁定状态。偏置单元提供偏置电压,以控制充电电流的量。因此,该锁定检测器可以稳定地检测DLL的锁定状态。

    延迟锁定环电路
    2.
    发明授权

    公开(公告)号:CN100530970C

    公开(公告)日:2009-08-19

    申请号:CN200410090086.8

    申请日:2004-11-01

    Inventor: 田弼在 金都暎

    CPC classification number: H03L7/0812 H03L7/0891 H03L7/095 H03L7/10

    Abstract: 一种延迟锁定环电路,包括相位频率检测器、电荷泵、环路滤波器、电压控制延迟线和粗锁定检测器。相位频率检测器生成对应于输入时钟信号与反馈信号之间的相位差和频率差的上行信号和下行信号。电荷泵接收上行信号、下行信号和粗锁定检测信号,以生成电流信号。环路滤波器接收该电流信号,并且通过低通滤波器对该电流信号滤波,以生成直流电压信号。电压控制延迟线接收输入时钟信号和直流电压信号,以生成反馈信号和控制信号。粗锁定检测器接收控制信号,以生成初始化信号和粗锁定检测信号,以便在Td≥2×Tin或Td≤Tin/2时,在Tin/2<Td<2×Tin内调节Td。

    锁定检测器和具有该锁定检测器的延迟锁定环

    公开(公告)号:CN1913361A

    公开(公告)日:2007-02-14

    申请号:CN200610128513.6

    申请日:2006-08-10

    Inventor: 金都暎 田弼在

    CPC classification number: H03L7/0812 H03L7/095

    Abstract: 一种延迟锁定环(DLL)的锁定检测器,包括锁定检测单元和偏置单元。锁定检测单元根据从外部源接收的参考电流和从外部压控延迟线(VCDL)接收的多个延迟信号来生成充电控制信号、根据该充电控制信号来控制充电电流、并根据随该充电电流变化的电压来检测该DLL的锁定状态。偏置单元提供偏置电压,以控制充电电流的量。因此,该锁定检测器可以稳定地检测DLL的锁定状态。

    延迟锁定环电路
    4.
    发明公开

    公开(公告)号:CN1612483A

    公开(公告)日:2005-05-04

    申请号:CN200410090086.8

    申请日:2004-11-01

    Inventor: 田弼在 金都暎

    CPC classification number: H03L7/0812 H03L7/0891 H03L7/095 H03L7/10

    Abstract: 一种延迟锁定环电路,包括相位频率检测器、电荷泵、环路滤波器、电压控制延迟线和粗锁定检测器。相位频率检测器生成对应于输入时钟信号与反馈信号之间的相位差和频率差的上行信号和下行信号。电荷泵接收上行信号、下行信号和粗锁定检测信号,以生成电流信号。环路滤波器接收该电流信号,并且通过低通滤波器对该电流信号滤波,以生成直流电压信号。电压控制延迟线接收输入时钟信号和直流电压信号,以生成反馈信号和控制信号。粗锁定检测器接收控制信号,以生成初始化信号和粗锁定检测信号,以便在Td≥2×Tin或Td≤Tin/2时,在Tin/2<Td<2×Tin内调节Td。

Patent Agency Ranking