包括存储管理单元的片上系统及其存储地址转换方法

    公开(公告)号:CN103914405B

    公开(公告)日:2019-01-18

    申请号:CN201410006692.0

    申请日:2014-01-07

    Abstract: 提供了包括存储管理单元(MMU)的片上系统及其存储地址转换方法。所述SoC包括:主知识产权(IP),被配置为输出与多个工作集合中的每一个工作集合相应的请求;包括多个存储管理单元(MMU)的MMU模块,每个MMU被分配用于工作集合中的一个并且被配置为将与所述请求相应的虚拟地址转换为物理地址;第一总线互连,被配置为将所述MMU模块与存储设备连接以及发送所述请求到所述存储设备,在多个MMU中的至少一个中已经对所述请求执行地址转换;以及第二总线互连,被配置为将所述主IP与所述MMU模块连接以及将所述MMU中的一个分配用于多个工作集合中的每一个工作集合。

    集成电路及其操作方法以及包括集成电路的系统

    公开(公告)号:CN104021090A

    公开(公告)日:2014-09-03

    申请号:CN201410073091.1

    申请日:2014-02-28

    CPC classification number: G06F12/06 G06F12/0292

    Abstract: 提供了一种操作集成电路的方法。所述方法包括:从第二存储设备接收数据块偏移量,使用该数据块偏移量获得目标条目地址,并且基于目标条目地址读取第一存储设备中存储的缓存器描述符中所包括的多个条目当中的条目。该方法还包括:使用在所述条目中包括的物理地址从所述第一存储设备中包括的多个数据缓存器当中的一数据缓存器读取数据,并将该数据传送到第二存储设备。

    片上系统及其操作方法
    6.
    发明授权

    公开(公告)号:CN104050089B

    公开(公告)日:2019-06-07

    申请号:CN201410088744.3

    申请日:2014-03-11

    Inventor: 金宽浩 金奭旼

    CPC classification number: G06F12/1009 G06F12/0862 G06F12/1027 G06F2212/654

    Abstract: 提供了片上系统(SoC)及其操作。SoC包括中央处理单元(CPU)、知识产权(IP)块、以及存储器管理单元(MMU)。所述CPU被配置成设置相应于数据的工作集的预取方向。所述IP块被配置成处理数据的工作集。所述MMU被配置成在数据的工作集的虚拟地址与物理地址之间的地址翻译期间基于预取方向从页表预取下一页表项。

    片上系统及其操作方法
    7.
    发明公开

    公开(公告)号:CN104050089A

    公开(公告)日:2014-09-17

    申请号:CN201410088744.3

    申请日:2014-03-11

    Inventor: 金宽浩 金奭旼

    CPC classification number: G06F12/1009 G06F12/0862 G06F12/1027 G06F2212/654

    Abstract: 提供了片上系统(SoC)及其操作。SoC包括中央处理单元(CPU)、知识产权(IP)块、以及存储器管理单元(MMU)。所述CPU被配置成设置相应于数据的工作集的预取方向。所述IP块被配置成处理数据的工作集。所述MMU被配置成在数据的工作集的虚拟地址与物理地址之间的地址翻译期间基于预取方向从页表预取下一页表项。

    包括存储管理单元的片上系统及其存储地址转换方法

    公开(公告)号:CN103914405A

    公开(公告)日:2014-07-09

    申请号:CN201410006692.0

    申请日:2014-01-07

    Abstract: 本发明提供了包括存储管理单元(MMU)的片上系统及其存储地址转换方法。所述SoC包括:主知识产权(IP),被配置为输出与多个工作集合中的每一个工作集合相应的请求;包括多个存储管理单元(MMU)的MMU模块,每个MMU被分配用于工作集合中的一个并且被配置为将与所述请求相应的虚拟地址转换为物理地址;第一总线互连,被配置为将所述MMU模块与存储设备连接以及发送所述请求到所述存储设备,在多个MMU中的至少一个中已经对所述请求执行地址转换;以及第二总线互连,被配置为将所述主IP与所述MMU模块连接以及将所述MMU中的一个分配用于多个工作集合中的每一个工作集合。

Patent Agency Ranking