-
公开(公告)号:CN100517434C
公开(公告)日:2009-07-22
申请号:CN200510128302.8
申请日:2005-09-13
Applicant: 三星电子株式会社
Abstract: 在驱动单元(例如,栅极驱动单元)和具有该驱动单元的平板显示装置中,所述驱动单元的电路部分包括多个彼此级联的驱动级并且基于多个控制信号输出(栅极)驱动器信号(多个栅极驱动信号)。线路部分包括:第一信号线和第二信号线,其中每一条信号线都传送来自外部的控制信号;以及将所述第一信号线连接到所述驱动级的第一连接线;以及将所述第二信号线连接到所述驱动级的第二连接线。第二信号线被设置在与第一信号线以及第一和第二连接线不同的(镀金属)层。因此,可以防止由于腐蚀所引起的驱动单元的故障。
-
公开(公告)号:CN1808250A
公开(公告)日:2006-07-26
申请号:CN200510121568.X
申请日:2005-12-20
Applicant: 三星电子株式会社
CPC classification number: G09G3/3614 , G02F1/1345 , G02F2201/40 , G09G3/3648 , G09G2300/0426 , G09G2300/0443
Abstract: 本发明公开了一种薄膜晶体管阵列面板。该面板包括以矩阵形式设置的像多个素,每个像素具有像素电极和连接像素电极的开关元件,以及连接开关线路并且在行方向延伸的多个栅极线。一对栅极线在每个像素行连接像素。多个数据线连接开关元件,并在列方向延伸。每个数据线设置在两列像素之间。每个数据线在两个相邻栅极线之间水平弯曲,在两个像素行之间垂直延伸。
-
公开(公告)号:CN1746757A
公开(公告)日:2006-03-15
申请号:CN200510102573.6
申请日:2005-09-12
Applicant: 三星电子株式会社
IPC: G02F1/1368 , G09G3/36
Abstract: 本发明公开了一种显示装置,其包括:以包括行和列的矩阵排列的多个像素电极,每个像素具有连接像素电极的开关元件;多条栅极线,与开关元件连接并且沿行的方向延伸,至少两条栅极线指定一行;以及多条数据线,与开关元件连接并且沿列的方向延伸,其中,每个像素电极具有第一侧以及比第一侧更加远离数据线的第二侧,并且接近像素电极的第二侧排列开关元件。
-
公开(公告)号:CN1707589A
公开(公告)日:2005-12-14
申请号:CN200510076345.6
申请日:2005-06-10
Applicant: 三星电子株式会社
IPC: G09G3/20
CPC classification number: G09G3/3674 , G11C19/00 , G11C19/184
Abstract: 一种栅极驱动部分,包括多个级,每个级包括:第一驱动部分和第二驱动部分。所述第一驱动部分按照第一输入信号来产生第一和第二输出信号;所述第二驱动部分连接到第一驱动部分,并且按照第二输入信号来产生第三和第四输出信号。所述第一和第二输入信号是当前级的第一进位输出信号或第一栅极输出信号,第三和第四输出信号是随后级的第二进位输出信号或第二栅极输出信号。按照这种结构,每个级产生两个或多个栅极输出信号,并且所述栅极驱动部分向对应的栅极线输出所述第一和第二栅极输出信号。因此,本发明可以减少栅极驱动部分的面积,并且提供LCD器件的高分辨率。
-
公开(公告)号:CN101122720B
公开(公告)日:2010-12-08
申请号:CN200710138230.4
申请日:2007-07-31
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G09G3/36
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2310/0267 , G09G2320/02 , G09G2330/08 , G11C19/28
Abstract: 本发明提供一种栅极驱动器,其包括具有连接在一起的多个级的移位寄存器,并且输出包括第一脉冲和第二脉冲的栅极信号至栅极线。一个级包括保持部分、预充电部分、上拉部分和下拉部分。所述保持部分响应于第一时钟信号而将输出端放电至关断电压。所述预充电部分响应于前一级的输出信号而将所述保持部分关断并且将所述第一时钟信号作为第一脉冲输出至所述输出端。所述上拉部分响应于所述前一级的输出信号而输出第二时钟信号至所述输出端作为第二脉冲。所述下拉部分响应于下一级的输出信号而将所述第一输出端放电至关断电压。
-
公开(公告)号:CN1734547B
公开(公告)日:2010-10-27
申请号:CN200510089034.3
申请日:2005-08-03
Applicant: 三星电子株式会社
CPC classification number: G09G3/3648 , G09G3/3225 , G09G3/3266 , G09G2300/0426 , G09G2300/0465
Abstract: 本发明公开了一种显示装置,其在不减小纵横比的同时可改善栅极线与像素电极之间耦合。该显示装置包括:多个包括开关元件的像素;多对第一和第二栅极线,连接在所述开关元件上,并彼此分离,传输用于开通开关元件的栅极开通电压;以及多条栅极线,连接在开关元件,并传输数据电压,其中各对第一和第二栅极线设置在两个相邻的像素行之间,并连接到其中的一个像素行上。
-
公开(公告)号:CN101499252A
公开(公告)日:2009-08-05
申请号:CN200910000185.5
申请日:2009-01-15
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G11C19/184 , H03K17/165
Abstract: 栅极驱动电路包括级联的多个级,每一级都包括上拉部、进位部、上拉驱动部、保持部和反相器。上拉部将栅极电压上拉至输入时钟。进位部将进位电压上拉至输入时钟。上拉驱动部连接至进位部和上拉部所共用的控制端子(“Q节点”),并接收来自前一级的前一进位电压以使上拉部和进位部导通。保持部将栅极电压保持在截止电压,以及反相器基于反相器时钟来控制使保持部导通或截止。反相器时钟在给定的水平扫描周期(“IH”)内的高电平在时间上领先于输入时钟的高电平预定时间间隔。
-
公开(公告)号:CN101494032A
公开(公告)日:2009-07-29
申请号:CN200810171071.2
申请日:2008-11-06
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677
Abstract: 一种栅极驱动电路,其包含保持级联的各级,和每一级包含:上拉部分,其在水平扫描周期(1H)期间将栅极电压上拉到时钟信号;传送部分,其在水平扫描周期(1H)期间将传送电压上拉到时钟信号;上拉驱动部分,其连接到对于传送部分和传送部分公用的控制端(Q节点),并从第一在前级接收在前的传送电压,以导通上拉部分和传送部分;和纹波防止部分,其根据在传送部分和上拉部分的Q节点生成的纹波防止在第二在前级的在前Q节点生成纹波。
-
公开(公告)号:CN101493619A
公开(公告)日:2009-07-29
申请号:CN200810149984.4
申请日:2008-10-24
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1343 , H01L27/12 , H01L21/84
CPC classification number: G02F1/136213
Abstract: 显示基板包括第一开关元件、第二开关元件、第一像素电极、第二像素电极、主存储电极和副存储电极。第一开关元件连接到数据线和第一栅极线。第二开关元件连接到数据线和邻近第一栅极线的第二栅极线。第一像素电极电连接到第一开关元件。第二像素电极电连接到第二开关元件。主存储电极设置在第一像素电极和第二像素电极之间的区域中以与第一和第二像素电极的第一端重叠。副存储电极与第一和第二栅极线分离开。
-
公开(公告)号:CN101295481A
公开(公告)日:2008-10-29
申请号:CN200710192711.3
申请日:2007-11-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G02F1/13454 , G09G2310/0286 , G09G2340/145 , G11C19/184
Abstract: 本发明公开了一种栅极驱动电路和一种具有该栅极驱动电路的液晶显示器。该栅极驱动电路具有第一级,第一级包括:上拉驱动单元,从第二级接收第一进位信号并且分别在预先时间段期间、栅极活跃时间段期间、第一栅极不活跃时间段期间和第二栅极不活跃时间段期间向第一节点输出具有第一电压、第二电压、第三电压和第四电压的控制信号;上拉单元,接收控制信号并且在栅极活跃时间段期间向第二节点输出栅极导通信号;进位输出单元,接收控制信号并且在栅极活跃时间段期间向第三级输出第二进位信号;下拉单元,接收来自第二级的栅极导通信号并且在第二栅极不活跃时间段期间向第一节点输出具有第四电压电平的控制信号。
-
-
-
-
-
-
-
-
-