-
公开(公告)号:CN103928004A
公开(公告)日:2014-07-16
申请号:CN201410012331.7
申请日:2014-01-10
Applicant: 三星电子株式会社
IPC: G09G3/36
CPC classification number: G09G3/3688 , G09G2330/026 , G09G2330/06 , G09G2370/08
Abstract: 本发明公开了一种显示驱动电路和在显示驱动电路中的传输数据的方法。所述显示驱动电路包括源极驱动器和时序控制器。源极驱动器驱动显示面板的源极线,时序控制器将图像数据发送到源极驱动器并控制源极驱动器以使被发送的图像数据显示在显示面板中。当时序控制器发送包括写入了图像数据的像素数据字段的数据包时,时序控制器在扰频模式下使图像数据随机化。
-
公开(公告)号:CN103106861A
公开(公告)日:2013-05-15
申请号:CN201210403264.2
申请日:2012-10-22
Applicant: 三星电子株式会社
IPC: G09G3/20
CPC classification number: G09G3/20 , G09G5/008 , G09G2320/0693 , G09G2330/021 , G09G2330/06 , G09G2330/12 , G09G2370/08
Abstract: 公开了一种在显示装置中传输数据的方法。公开了一种在显示装置中的定时控制器和多个源极驱动器之间传输数据的方法。所述方法包括:(a)设置多个源极驱动器中的第一源极驱动器以将具有第一电压电平的第一信号转换为具有第二电压电平的第二信号;(b)由第一源极驱动器从定时控制器接收第一测试图形;(c)基于第一测试图形由第一源极驱动器执行测试以确定在第一源极驱动器处接收的第一测试图形中是否已发生错误;(d)当在第一测试图形中已发生错误时,由第一源极驱动器调整第一源极驱动器的接收器的输出电平,从而第一源极驱动器将第一信号转换为具有与第二电压电平不同的第三电压电平的第三信号。
-
公开(公告)号:CN111211883A
公开(公告)日:2020-05-29
申请号:CN201910851832.7
申请日:2019-09-10
Applicant: 三星电子株式会社
Abstract: 一种电子电路包括:时钟恢复电路,其基于第一接收数据生成第一参考时钟信号并且基于在第一接收数据之后接收的第二接收数据生成第二参考时钟信号;采样时钟生成器,其生成采样时钟信号,采样时钟信号具有基于第一参考时钟信号与第二参考时钟信号之间的相位差的相位;以及采样器,其基于所生成的采样时钟信号恢复第二接收数据。
-
公开(公告)号:CN101256739A
公开(公告)日:2008-09-03
申请号:CN200810082622.8
申请日:2008-02-27
Applicant: 三星电子株式会社
IPC: G09G3/32 , H03M1/66 , H03K17/687
CPC classification number: G09G3/3241 , G09G3/3283 , G09G2300/0842 , G09G2310/0248 , G09G2310/0251 , G09G2310/027
Abstract: 本发明提供一种有源矩阵有机电致发光显示器及其驱动方法。提供一种包括用于提供零数据电压的电路的有源矩阵型有机电致发光显示器及其驱动方法。一种有机电致发光显示器的驱动器包括:零数据处理块,当将被显示的像素数据是零数据时,输出零数据电压使能信号;和响应于零数据电压使能信号将与零数据相应的零数据电压传输到像素的电路。所述有机电致发光显示器及其驱动器独立地包括提供零数据电压的电路,从而可精确地显示零数据。
-
公开(公告)号:CN111211883B
公开(公告)日:2022-08-12
申请号:CN201910851832.7
申请日:2019-09-10
Applicant: 三星电子株式会社
Abstract: 一种电子电路包括:时钟恢复电路,其基于第一接收数据生成第一参考时钟信号并且基于在第一接收数据之后接收的第二接收数据生成第二参考时钟信号;采样时钟生成器,其生成采样时钟信号,采样时钟信号具有基于第一参考时钟信号与第二参考时钟信号之间的相位差的相位;以及采样器,其基于所生成的采样时钟信号恢复第二接收数据。
-
公开(公告)号:CN104036753A
公开(公告)日:2014-09-10
申请号:CN201410078629.8
申请日:2014-03-05
Applicant: 三星电子株式会社
CPC classification number: G09G5/008 , G09G3/20 , G09G2310/027 , G09G2310/08 , G09G2330/021 , G09G2340/02 , G09G2370/08 , G09G2370/10
Abstract: 本发明公开了一种源极驱动器集成电路(IC),其包括:逻辑电路,其配置为接收包括数据、指示压缩或未压缩数据的压缩码和时钟信号的传输数据包,解译压缩码,并且基于解译结果产生睡眠模式使能信号;以及时钟信号恢复电路,其配置为响应于睡眠模式使能信号启动压控延迟线和电压控制器振荡器之一。
-
-
-
-
-