比较电路及方法
    1.
    发明授权

    公开(公告)号:CN100533369C

    公开(公告)日:2009-08-26

    申请号:CN03142371.X

    申请日:2003-06-10

    CPC classification number: G06F7/026

    Abstract: 本发明公开了一种二进制比较电路和一种二进制数据比较方法,用于减小配线面积和功耗,和/或增大比较速度。该二进制比较电路和方法接收第一个二进制数据An-1An-2...A1A0和第二个二进制数据Bn-1Bn-2...B1B0的每一个的全部N位;并且,根据如下公式比较第一个二进制数据和第二个二进制数据,以确定第一个二进制数据和第二个二进制数据中的哪一个更大,并且输出对应于比较结果的信号:F(A≤B)=A(n-1)′·B(n-1)+(A(n-1)′+B(n-1))·{A(n-2)′·B(n-2)+(A(n-2)′+B(n-2))...{A1′·B1+(A1′+B1)·(A0′+B0)}};其中下标表示N位二进制数据的位的位置,撇号(′)表示该位被倒置。

    比较电路及方法
    2.
    发明公开

    公开(公告)号:CN1479200A

    公开(公告)日:2004-03-03

    申请号:CN03142371.X

    申请日:2003-06-10

    CPC classification number: G06F7/026

    Abstract: 本发明公开了一种二进制比较电路和一种二进制数据比较方法,用于减小配线面积和功耗,和/或增大比较速度。该二进制比较电路和方法接收第一个二进制数据An-1An-2...A1A0和第二个二进制数据Bn-1Bn-2...B1B0的每一个的全部N位;并且,根据如下公式比较第一个二进制数据和第二个二进制数据,以确定第一个二进制数据和第二个二进制数据中的哪一个更大,并且输出对应于比较结果的信号:F(A≤B)=A(n-1)′·B(n-1)+(A(n-1)′+B(n-1))·{A(n-2)′·B(n-2)+(A(n-2)′+B(n-2))...{A1′·B1+(A1′+B1)·(A0′+B0)}}其中下标表示N位二进制数据的位的位置,撇号(′)表示该位被倒置。

Patent Agency Ranking