系统互连以及具有系统互连的片上系统

    公开(公告)号:CN108132910B

    公开(公告)日:2023-08-08

    申请号:CN201711191205.2

    申请日:2017-11-24

    Inventor: 柳承喆 徐辅亿

    Abstract: 提供了系统互连以及具有系统互连的片上系统(SoC),所述片上系统包括被配置为连接多个功能模块的总线矩阵。监视单元被配置为监视所述多个功能模块之间的事务是否具有挂起或停顿,并且从所述多个功能模块之中区分造成挂起或停顿的功能模块。恢复信号产生单元被配置为基于通过监视单元的区分将用于释放挂起或停顿的恢复信号提供到所述多个功能模块中的至少一个功能模块。

    存储装置及操作其的方法、控制器

    公开(公告)号:CN111198839A

    公开(公告)日:2020-05-26

    申请号:CN201910728678.4

    申请日:2019-08-08

    Abstract: 公开了存储装置及操作其的方法、控制器。存储装置包括:加速器,包括第一处理器;以及存储控制器,使用缓冲存储器作为工作存储器,并且包括在类型上与第一处理器不同的第二处理器。第二处理器被配置为:响应于第一处理器的请求而在第一处理器与所述缓冲存储器之间建立第一通信路径,第一处理器被配置为通过第一通信路径访问所述缓冲存储器。

    自适应支持多个协议的存储装置

    公开(公告)号:CN111142783B

    公开(公告)日:2025-02-11

    申请号:CN201911070348.7

    申请日:2019-11-05

    Inventor: 柳承喆

    Abstract: 存储装置包括存储器装置和控制器。所述控制器包括可编程逻辑器件,所述可编程逻辑器件是基于从所述存储装置的外部接收的请求可重新配置的,以根据所述请求自适应地支持多个协议。当所述可编程逻辑器件基于针对所述多个协议中的第一协议从所述存储装置的外部接收的第一请求被编程为支持所述第一协议时,所述可编程逻辑器件按照所述第一协议处理所述第一请求,并且所述控制器基于第一请求与所述存储器装置进行通信,使得所述存储器装置存储或输出与所述第一请求对应的数据。

    存储器设备以及包括存储器设备的存储器系统

    公开(公告)号:CN110806838A

    公开(公告)日:2020-02-18

    申请号:CN201910627852.6

    申请日:2019-07-11

    Inventor: 柳承喆 赵永进

    Abstract: 一种存储器设备包括:至少一个存储器,被配置为与存储器控制器通信;以及存储器加速器,与至少一个存储器分离地提供且被配置为与至少一个存储器通信,其中,存储器加速器包括兼容逻辑,兼容逻辑被配置为执行与存储器控制器的数据处理/恢复类型自适应地相对应的数据处理/恢复操作。

    包括可重配置的逻辑的存储设备和操作该存储设备的方法

    公开(公告)号:CN110531923A

    公开(公告)日:2019-12-03

    申请号:CN201910242793.0

    申请日:2019-03-28

    Inventor: 柳承喆

    Abstract: 存储设备包括可重配置的逻辑电路、控制逻辑电路和非易失性存储器。在存储设备的操作期间,可重配置的逻辑电路从第一加速器可改变到第二加速器。控制逻辑电路被配置为,从主机接收包括关于主机所需功能的信息的主机命令,并且根据所接收的主机命令,动态地重配置可重配置的逻辑电路,使得可重配置的逻辑电路执行该功能。非易失性存储器连接到控制逻辑电路。

    数据存储装置和具有数据存储装置的数据处理系统

    公开(公告)号:CN107656698B

    公开(公告)日:2022-03-22

    申请号:CN201710606111.0

    申请日:2017-07-24

    Abstract: 公开一种数据存储装置和具有数据存储装置的数据处理系统。所述数据存储装置包括:非易失性存储器;控制器,结合到非易失性存储器,被配置为接收由主机产生的第一命令和第二命令,并响应于第一命令控制非易失性存储器的操作。控制器包括:核,被配置为接收和处理第一命令;跟踪电路,对应于所述核,并被配置为基于当所述核处理第一命令时产生的多条信息产生和输出第一数据;跟踪控制器,被配置为:基于执行与第二命令相应的至少一个认证控制操作的结果,控制第一数据和与第一数据不同的第二数据的输出。

    包括可重配置的逻辑的存储设备和操作该存储设备的方法

    公开(公告)号:CN110531923B

    公开(公告)日:2022-02-11

    申请号:CN201910242793.0

    申请日:2019-03-28

    Inventor: 柳承喆

    Abstract: 存储设备包括可重配置的逻辑电路、控制逻辑电路和非易失性存储器。在存储设备的操作期间,可重配置的逻辑电路从第一加速器可改变到第二加速器。控制逻辑电路被配置为,从主机接收包括关于主机所需功能的信息的主机命令,并且根据所接收的主机命令,动态地重配置可重配置的逻辑电路,使得可重配置的逻辑电路执行该功能。非易失性存储器连接到控制逻辑电路。

    存储系统及其操作方法
    9.
    发明授权

    公开(公告)号:CN111290564B

    公开(公告)日:2024-11-01

    申请号:CN201911218412.1

    申请日:2019-12-02

    Abstract: 公开了存储系统及其操作方法。存储系统包括:非易失性存储器,存储数据;计算设备,用于对从该非易失性存储器或存储系统外部的主机提供的输入数据执行数据处理;以及控制器,用于控制该非易失性存储器的写入操作和读取操作,在计算设备正执行数据处理时监控计算设备的操作状态,并根据监控结果动态管理计算设备的功率。

    存储系统及其操作方法
    10.
    发明公开

    公开(公告)号:CN111290564A

    公开(公告)日:2020-06-16

    申请号:CN201911218412.1

    申请日:2019-12-02

    Abstract: 公开了存储系统及其操作方法。存储系统包括:非易失性存储器,存储数据;计算设备,用于对从该非易失性存储器或存储系统外部的主机提供的输入数据执行数据处理;以及控制器,用于控制该非易失性存储器的写入操作和读取操作,在计算设备正执行数据处理时监控计算设备的操作状态,并根据监控结果动态管理计算设备的功率。

Patent Agency Ranking