数/模转换装置
    3.
    发明授权

    公开(公告)号:CN1107380C

    公开(公告)日:2003-04-30

    申请号:CN97120626.0

    申请日:1997-09-11

    Inventor: 许丁权 李泰熙

    CPC classification number: H03M7/3006 H03M7/3028

    Abstract: 一种数/模(D/A)转换装置,除进行常规D/A转换装置中对差数据滤波外,还用Δ-∑法进行附加的增益控制,D/A转换装置包括:乘法器,用于倍增常规D/A转换装置中的微分器输出的差数据,并输出结果数据;滤波器,用于对差数据滤波并输出经滤波的数据;加法器,用于相加乘法器和滤波器的输出数据,并把结果供给量化器,适当选择乘法器的倍数,使产生的量化噪声小于常规D/A转换装置中量化时增加的量化噪声。与常规D/A转换装置比本发明D/A转换装置能提供更宽的信号通带。

    数/模转换装置
    4.
    发明公开

    公开(公告)号:CN1180962A

    公开(公告)日:1998-05-06

    申请号:CN97120626.0

    申请日:1997-09-11

    Inventor: 许丁权 李泰熙

    CPC classification number: H03M7/3006 H03M7/3028

    Abstract: 一种数/模(D/A)转换装置,除进行常规D/A转换装置中对差数据滤波外,还用△-∑法进行附加的增益控制,D/A转换装置包括:乘法器,用于倍增常规D/A转换装置中的微分器输出的差数据,并输出结果数据;滤波器,用于对差数据滤波并输出经滤波的数据;加法器,用于相加乘法器和滤波器的输出数据,并把结果供给量化器,适当选择乘法器的倍数,使产生的量化噪声小于常规D/A转换装置中量化时增加的量化噪声。与常规D/A转换装置比本发明D/A转换装置能提供更宽的信号通带。

    用于记录和/或再现一脉冲码调制数字音频信号的系统

    公开(公告)号:CN1103105C

    公开(公告)日:2003-03-12

    申请号:CN97114885.6

    申请日:1997-06-14

    Inventor: 许丁权 李泰熙

    CPC classification number: G11B20/10527 G11B20/12

    Abstract: 用于数字记录介质的数字音频记录和/或再现系统,其中根据新的记录方法取样的音频信号可在具有相应于现行记录方法的取样频率的音频装置中再现。该系统包括参考单元形成器,每一参考单元具有预定尺寸。格式化单元将该参考单元序列格式化为一奇数数据块和一偶数数据块中之一的一记录单元序列,并插入附加数据以产生被格式化数据。记录单元在数字记录介质上记录该被格式化的数据。读取器读取数据量并且识别取样频率。逆格式化单元对被格式化的数据进行逆格式化并对之进行信号处理。

    用于记录和/或再现一脉冲码调制数字音频信号的系统

    公开(公告)号:CN1172327A

    公开(公告)日:1998-02-04

    申请号:CN97114885.6

    申请日:1997-06-14

    Inventor: 许丁权 李泰熙

    CPC classification number: G11B20/10527 G11B20/12

    Abstract: 用于数字记录介质的数字音频记录和/或再现系统,其中根据新的记录方法取样的音频信号可在具有相应于现行记录方法的取样频率的音频装置中再现。该系统包括参考单元形成器,每一参考单元具有预定尺寸。格式化单元将该参考单元序列格式化为一奇数数据块和一偶数数据块中之一的一记录单元序列,并插入附加数据以产生被格式化数据。记录单元在数字记录介质上记录该被格式化的数据。读取器读取数据量并且识别取样频率。逆格式化单元对被格式化的数据进行逆格式化并对之进行信号处理。

    半导体装置
    8.
    发明授权

    公开(公告)号:CN112017477B

    公开(公告)日:2024-05-24

    申请号:CN202010268113.5

    申请日:2020-04-08

    Abstract: 提供了一种半导体装置,所述半导体装置包括被配置为产生第一数据的第一错误校验码的第一处理器和音频电路。音频电路被配置为:接收第一数据,接收第二数据,产生第一数据的第二错误校验码,以及基于第一数据和第二数据产生调制信号。第一处理器可以确定第一错误校验码和第二错误校验码是否彼此相同。响应于确定第一错误校验码和第二错误校验码彼此相同,第一处理器可以控制音频电路基于至少第一数据来控制调制信号的产生。

    集成电路设计方法和与触发器集成的集成时钟门控器

    公开(公告)号:CN106484941A

    公开(公告)日:2017-03-08

    申请号:CN201610737245.1

    申请日:2016-08-26

    Inventor: 李泰熙

    CPC classification number: G06F17/5072 G06F17/5068 G06F2217/62 G06F2217/78

    Abstract: 一种集成电路设计方法和与触发器集成的集成时钟门控器。一种生成用于集成电路的设计的方法。所述方法包括:在设计中将第一时钟网络替换为第二时钟网络,其中,第二时钟网络是由被存储在存储装置中的标准单元定义。第一时钟网络包括通过中间反相器被连接到第一时钟汇点的第一时钟门控器,而第二时钟网络包括在没有中间反相器的情况下被直接连接到第二时钟汇点的第二时钟门控器。

Patent Agency Ranking