用于获得DMA通道的最佳数量的方法和系统

    公开(公告)号:CN118132473A

    公开(公告)日:2024-06-04

    申请号:CN202311125271.5

    申请日:2023-09-01

    Inventor: 李汉柱

    Abstract: 本公开提供了用于处理数据的方法和装置。在一些实施例中,该方法包括:通过使用多个直接存储器存取(DMA)通道向主机发送第一数据来操作设备,而无需考虑多个DMA通道中的每个DMA通道的顺序。该方法还包括:基于主机的接收器缓冲器的处理容量来获得DMA通道的最佳数量。该方法还包括:基于最佳数量的DMA通道,由设备向主机发送第二数据。

    存储设备、该存储设备的媒体接口设备、以及该媒体接口设备的操作方法

    公开(公告)号:CN119917014A

    公开(公告)日:2025-05-02

    申请号:CN202411468324.8

    申请日:2024-10-21

    Inventor: 李汉柱 金经纶

    Abstract: 提供了一种存储设备,包括:多个非易失性存储器件;主机接口设备,被配置为通过接口通道与外部主机设备进行通信;以及至少一个媒体接口设备,连接在主机接口设备和多个非易失性存储器件之间,至少一个媒体接口设备被配置为控制多个非易失性存储器件,其中,至少一个媒体接口设备还被配置为执行从主机接口设备卸载的操作并与主机接口设备执行串行通信。

    调度对主存储器的输入/输出请求的方法和存储装置

    公开(公告)号:CN118915959A

    公开(公告)日:2024-11-08

    申请号:CN202410421955.8

    申请日:2024-04-09

    Inventor: 李汉柱

    Abstract: 提供了一种调度对主存储器的输入/输出请求的方法和一种存储装置。所述方法包括:获取所述主存储器中包括的多个存储器装置的信息;按照每个存储器装置的类型的单位数据大小分别测量所述多个存储器装置的多个延迟;将所述多个存储器装置分组为多个存储器组;确定要周期性重复的时间窗口的大小;基于所述时间窗口的大小和每个存储器组的延迟来设定每个存储器组的目标处理大小;基于每个存储器组的所述目标处理大小,为每个时间窗口分配每个存储器组的积分值;以及使用每个存储器组的分配的积分来处理在与所述多个存储器组中的对应的存储器组相关联的输入/输出队列中排队的多个输入/输出请求。

    用于执行访问权限控制的存储设备及其操作方法

    公开(公告)号:CN116501664A

    公开(公告)日:2023-07-28

    申请号:CN202310093313.5

    申请日:2023-01-20

    Abstract: 公开了一种用于执行访问权限控制的存储设备及其操作方法。存储设备包括处理电路,该处理电路被配置为响应于来自主机的命令存储与多个命名空间相关联的多个安全信息,安全信息中的每一个包括与多个虚拟机中的对应一个相关联的虚拟机信息和与对应的虚拟机关联的唯一信息,虚拟机信息包括对应虚拟机的标识符,并且唯一信息包括为对应虚拟机唯一地设置的唯一信息,通过解码从主机设备接收的数据访问请求来提取至少第一信息,以及基于安全信息和提取的至少一个第一信息中止数据访问请求的处理。

    操作电子系统的方法
    5.
    发明公开

    公开(公告)号:CN119576472A

    公开(公告)日:2025-03-07

    申请号:CN202411062712.6

    申请日:2024-08-05

    Inventor: 李汉柱

    Abstract: 公开了操作电子系统的方法。所述方法包括:识别由输入/输出装置提供的物理功能并获得输入/输出装置的资源量信息;基于所述资源量信息来确定输入/输出装置的多个分配单元组中的每个的资源分配规则;基于虚拟机的所需资源量和输入/输出属性以及针对所述多个分配单元组中的每个确定的资源分配规则,选择所述多个分配单元组之中的一个或多个分配单元组;针对选择的所述一个或多个分配单元组生成一个或多个分配单元;以及将所述一个或多个分配单元映射到虚拟机。

    存储控制器以及操作包括存储控制器的电子系统的方法

    公开(公告)号:CN118672725A

    公开(公告)日:2024-09-20

    申请号:CN202410272390.1

    申请日:2024-03-11

    Abstract: 公开了存储控制器以及操作包括存储控制器的电子系统的方法。存储控制器包括缓冲存储器和处理器。该处理器被配置为:向主机提供具有等效权限的多个物理功能;以及响应于经由多个物理功能当中的任意物理功能从主机接收到的资源分配请求,将由非易失性存储器件提供的命名空间和缓冲存储器中所包括的缓冲区分配给多个物理功能当中的一个或更多个目标物理功能。

    存储控制器、存储设备以及操作该存储设备的方法

    公开(公告)号:CN118538262A

    公开(公告)日:2024-08-23

    申请号:CN202410114518.1

    申请日:2024-01-26

    Inventor: 李汉柱

    Abstract: 提供了存储控制器、存储设备以及操作该存储设备的方法。所述存储控制器包括:主机块电路,所述主机块电路形成在第一裸片处并且被配置为与主机设备进行通信;以及多个介质块电路,所述多个介质块电路形成在至少一个第二裸片处并且被配置为控制多个介质设备。所述多个介质设备被配置为构成多个通道。所述多个介质块电路中的每一个介质块电路连接到所述多个通道中的对应通道。所述主机块电路和所述多个介质块电路通过小芯片接口彼此连接。

    存储设备和包括该存储设备的计算设备

    公开(公告)号:CN118276770A

    公开(公告)日:2024-07-02

    申请号:CN202311694441.1

    申请日:2023-12-11

    Inventor: 李汉柱

    Abstract: 一种存储设备,包括非易失性存储器和存储控制器,该存储控制器被配置为从存储设备外部的存储器读取未加密命令。存储控制器还被配置为:基于未加密命令向非易失性存储器或存储器发送加密数据,并且向存储器发送未加密完成。未加密完成指示执行未加密命令的结果。

    存储系统和存储设备及其操作方法

    公开(公告)号:CN116414734A

    公开(公告)日:2023-07-11

    申请号:CN202211666229.X

    申请日:2022-12-23

    Abstract: 公开了一种存储系统和存储设备及其操作方法。一种存储设备包括:存储控制器以及主机接口,所述主机接口向主机发送地址转换服务请求。所述主机接口包括:地址转换高速缓存,其存储有所述地址转换服务请求中包括的第一地址信息;以及地址转换服务延迟存储装置,其存储有延迟相关信息,所述延迟相关信息包括直到所述地址转换高速缓存从所述主机接收到与所述地址转换服务请求对应的地址转换服务响应为止的第一时间。在所述主机接口基于包括所述第一时间的所述延迟相关信息向所述主机发送所述地址转换服务请求之后,并且在所述第一时间过去之后,所述存储控制器轮询所述主机接口。

Patent Agency Ranking