-
公开(公告)号:CN101140743A
公开(公告)日:2008-03-12
申请号:CN200710148540.4
申请日:2007-08-29
Applicant: 三星电子株式会社
CPC classification number: G02F1/133707 , G02F1/13624 , G02F2001/134318 , G02F2001/134345 , G09G3/3614 , G09G3/3648 , G09G2300/0443 , G09G2300/0447 , G09G2300/0876
Abstract: 本发明提供一种显示面板,其中主和次像素电极分别连接到薄膜晶体管的第一和第二漏电极,从而在1H周期期间接收数据电压作为主和次像素电压。主存储电极交叠主像素电极,从而接收随栅脉冲和数据电压的极性变化的第一公共电压。次存储电极交叠次像素电极,从而接收始终保持在恒定电压水平的第二公共电压。通过第二公共电压始终保持次像素电压,而主像素电压通过第一公共电压而升高或降低。因此,主像素电压可具有高于次像素电压的电压水平。本发明还提供一种显示基板的驱动方法。
-
公开(公告)号:CN101246288B
公开(公告)日:2011-04-20
申请号:CN200710169167.0
申请日:2007-11-28
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1343 , H01L27/12 , H01L29/786
CPC classification number: G02F1/1393 , G02F1/133753 , G02F1/134309 , G02F1/136213 , G02F2001/134318
Abstract: 一种液晶显示装置,包括:包括像素电极和存储电容线的第一基板;面对第一基板并且包括公共电极的第二基板;插置在第一基板和第二基板之间的液晶层;以及布置在相应于存储电容线的第一区域和邻近于第一区域的第二区域上方的域形成构件,其中,具有不规则部分的域形成构件包括具有扩大宽度的第一不规则部分和具有减小宽度的第二不规则部分,并且其中,在第二区域中形成的不规则部分中最接近第一区域的外部不规则部分具有扩大的宽度。
-
公开(公告)号:CN101140743B
公开(公告)日:2011-12-07
申请号:CN200710148540.4
申请日:2007-08-29
Applicant: 三星电子株式会社
CPC classification number: G02F1/133707 , G02F1/13624 , G02F2001/134318 , G02F2001/134345 , G09G3/3614 , G09G3/3648 , G09G2300/0443 , G09G2300/0447 , G09G2300/0876
Abstract: 本发明提供一种显示面板,其中主和次像素电极分别连接到薄膜晶体管的第一和第二漏电极,从而在1H周期期间接收数据电压作为主和次像素电压。主存储电极交叠主像素电极,从而接收随栅脉冲和数据电压的极性变化的第一公共电压。次存储电极交叠次像素电极,从而接收始终保持在恒定电压水平的第二公共电压。通过第二公共电压始终保持次像素电压,而主像素电压通过第一公共电压而升高或降低。因此,主像素电压可具有高于次像素电压的电压水平。本发明还提供一种显示基板的驱动方法。
-
公开(公告)号:CN101149549B
公开(公告)日:2011-07-27
申请号:CN200710145403.5
申请日:2007-09-10
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G02F1/1343
CPC classification number: G02F1/13624 , G02F1/133707 , G02F2001/134345 , G02F2001/136245 , G02F2201/123
Abstract: 本发明公开了一种液晶显示器,其包括:第一绝缘基板;多条栅极线,形成于所述第一绝缘基板上;数据线,与所述多条栅极线交叉从而形成像素区域;像素电极,通过像素电极切割图案分成主像素电极和次像素电极且设置于所述像素区域内;第一薄膜晶体管,包含连接至所述主像素电极的漏电极,且该漏电极与所述次像素电极交叠,保护膜置于它们之间;以及第二薄膜晶体管,包含连接至前栅极线的控制端、连接至所述次像素电极的输入端、以及连接至所述主像素电极的输出端。
-
公开(公告)号:CN101231434A
公开(公告)日:2008-07-30
申请号:CN200710199928.7
申请日:2007-09-10
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1368 , G02F1/133 , G09G3/36
CPC classification number: G02F1/136213 , G02F1/1393 , G09G3/3659 , G09G2320/0252 , G09G2330/023 , G09G2340/16
Abstract: 本发明公开了一种阵列面板及其驱动方法,在该驱动方法中对液晶显示器的每个像素提供附加电容器(“共享电容器”)以存储像素电极上的先前电压(也就是前一帧获得的电压)。在像素电极开始当前帧的充电后的合适的时间,共享电容器的电极连接到像素电极以把像素电极的电压与共享电容器的电压合并。结果,考虑先前电压改变像素电极的电压以增加液晶的响应速度。更特别的,共享电容器的电压改变像素电压以当像素颜色改变非常多时提供大的电压过冲(overshoot)或下冲(undershoot),从而增加液晶响应时间。因此,以低功率提供了更高的响应速度。
-
公开(公告)号:CN101231434B
公开(公告)日:2011-03-16
申请号:CN200710199928.7
申请日:2007-09-10
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1368 , G02F1/133 , G09G3/36
CPC classification number: G02F1/136213 , G02F1/1393 , G09G3/3659 , G09G2320/0252 , G09G2330/023 , G09G2340/16
Abstract: 本发明公开了一种阵列面板及其驱动方法,在该驱动方法中对液晶显示器的每个像素提供附加电容器(“共享电容器”)以存储像素电极上的先前电压(也就是前一帧获得的电压)。在像素电极开始当前帧的充电后的合适的时间,共享电容器的电极连接到像素电极以把像素电极的电压与共享电容器的电压合并。结果,考虑先前电压改变像素电极的电压以增加液晶的响应速度。更特别的,共享电容器的电压改变像素电压以当像素颜色改变非常多时提供大的电压过冲(overshoot)或下冲(undershoot),从而增加液晶响应时间。因此,以低功率提供了更高的响应速度。
-
公开(公告)号:CN101246288A
公开(公告)日:2008-08-20
申请号:CN200710169167.0
申请日:2007-11-28
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1343 , H01L27/12 , H01L29/786
CPC classification number: G02F1/1393 , G02F1/133753 , G02F1/134309 , G02F1/136213 , G02F2001/134318
Abstract: 一种液晶显示装置,包括:包括像素电极和存储电容线的第一基板;面对第一基板并且包括公共电极的第二基板;插置在第一基板和第二基板之间的液晶层;以及布置在相应于存储电容线的第一区域和邻近于第一区域的第二区域上方的域形成构件,其中,具有不规则部分的域形成构件包括具有扩大宽度的第一不规则部分和具有减小宽度的第二不规则部分,并且其中,在第二区域中形成的不规则部分中最接近第一区域的外部不规则部分具有扩大的宽度。
-
公开(公告)号:CN101196664A
公开(公告)日:2008-06-11
申请号:CN200710197016.6
申请日:2007-12-04
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1343 , G02F1/133 , G09G3/36
CPC classification number: G02F1/13718 , G02F1/134363 , G02F2001/13793
Abstract: 本发明公开了一种液晶显示面板,包括具有第一像素电极和第一公共电极的阵列基板,和面对所述阵列基板的相对基板,所述相对基板包括第二像素电极和第二公共电极。液晶层夹置在所述阵列基板和相对基板之间。在所述第一像素电极和第一公共电极之间以及在所述第二像素电极和第二公共电极之间分别形成电场。
-
公开(公告)号:CN101149549A
公开(公告)日:2008-03-26
申请号:CN200710145403.5
申请日:2007-09-10
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G02F1/1343
CPC classification number: G02F1/13624 , G02F1/133707 , G02F2001/134345 , G02F2001/136245 , G02F2201/123
Abstract: 本发明公开了一种液晶显示器,其包括:第一绝缘基板;多条栅极线,形成于所述第一绝缘基板上;数据线,与所述多条栅极线交叉从而形成像素区域;像素电极,通过像素电极切割图案分成主像素电极和次像素电极且设置于所述像素区域内;第一薄膜晶体管,包含连接至所述主像素电极的漏电极,且该漏电极与所述次像素电极交叠,保护膜置于它们之间;以及第二薄膜晶体管,包含连接至前栅极线的控制端、连接至所述次像素电极的输入端、以及连接至所述主像素电极的输出端。
-
-
-
-
-
-
-
-