-
公开(公告)号:CN119543921A
公开(公告)日:2025-02-28
申请号:CN202411180953.0
申请日:2024-08-27
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 公开了双向计数器和生成输出数据的方法。所述双向计数器可包括:至少一个第一触发器,被配置为基于至少一个第一本地时钟生成至少一个第一位和作为所述至少一个第一位的较高位的第二位,所述至少一个第一位包括输出数据的最低有效位(LSB);以及本地时钟生成电路,被配置为:响应于激活的向上信号而基于输入时钟和所述至少一个第一位生成所述至少一个第一本地时钟,并且响应于去激活的向上信号而基于输入时钟以及至少一个反相的第一位生成所述至少一个第一本地时钟。
-
公开(公告)号:CN101068106A
公开(公告)日:2007-11-07
申请号:CN200710101068.9
申请日:2007-04-26
Applicant: 三星电子株式会社
CPC classification number: H03F1/223 , H03F3/45192 , H03F3/45632 , H03F2200/513 , H03F2203/45052 , H03F2203/45292 , H03F2203/45302 , H03F2203/45652
Abstract: 一种稳压共源共栅放大电路,包括:第一PMOS FET和第二PMOS FET,其串联连接在接收第一供电电压的第一端和输出端之间;第一NMOS FET和第二NMOS FET,其串联连接在输出端和接收第二供电电压的第二端之间;以及稳压电路。稳压电路基于第一PMOS FET的漏极的电压,将用于稳定在第一PMOS FET的漏极的电压的第一控制信号输出到第二PMOS FET的栅极,并基于第一NMOS FET的源极的电压,将用于稳定在第一NMOS FET的源极中电压变化的第二控制信号输出到第一NMOS FET的栅极。
-
公开(公告)号:CN119519665A
公开(公告)日:2025-02-25
申请号:CN202411149597.6
申请日:2024-08-21
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: H03K3/356
Abstract: 一种被配置为生成根据输入时钟翻转的输出的触发器包括被配置为通过对第一数据信号反相生成输出的反相器;被配置为基于输入时钟和锁存信号生成第二数据信号的第一电路;被配置为基于输入时钟和第二数据信号生成锁存信号的第二电路;以及被配置为使用输入时钟、第二数据信号和锁存信号生成第一数据信号的第三电路,其中,第三电路还被配置为独立于第二数据信号,使用输入时钟和锁存信号下拉第一数据信号。
-
公开(公告)号:CN119519667A
公开(公告)日:2025-02-25
申请号:CN202411159436.5
申请日:2024-08-22
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
IPC: H03K3/3562
Abstract: 提供了一种低功率触发器以及包括该低功率触发器的集成电路。该触发器包括:主锁存器;以及从锁存器。主锁存器包括:第一电路,被配置为基于时钟信号、数据输入信号和第一数据信号,生成与数据输入信号互补的第二数据信号;第二电路,被配置为基于时钟信号、反相数据输入信号和第二数据信号,生成与反相数据输入信号互补的第一数据信号;以及第三电路,被配置为基于时钟信号、从锁存器的输入和第二数据信号,生成锁存信号。从锁存器被配置为基于时钟信号和锁存信号将从锁存器的输入锁存。
-
公开(公告)号:CN119519666A
公开(公告)日:2025-02-25
申请号:CN202411157287.9
申请日:2024-08-22
Applicant: 三星电子株式会社 , 成均馆大学校产学协力团
Abstract: 提供了一种感测放大器触发器和通过基于时钟信号锁存数据输入来生成数据输出的方法。所述感测放大器触发器包括:第一级,被配置为响应于时钟信号的上升沿,通过根据数据输入和反相数据输入对第一下拉节点或第二下拉节点进行下拉,来生成第一锁存信号和第二锁存信号,其中,第一级包括:桥式电路,被配置为响应于激活后的桥信号将第一下拉节点和第二下拉节点彼此电连接;以及控制电路,被配置为当数据输入在时钟信号是逻辑高时转变时激活桥信号。
-
公开(公告)号:CN101068106B
公开(公告)日:2011-11-30
申请号:CN200710101068.9
申请日:2007-04-26
Applicant: 三星电子株式会社
CPC classification number: H03F1/223 , H03F3/45192 , H03F3/45632 , H03F2200/513 , H03F2203/45052 , H03F2203/45292 , H03F2203/45302 , H03F2203/45652
Abstract: 一种稳压共源共栅放大电路,包括:第一PMOS FET和第二PMOS FET,其串联连接在接收第一供电电压的第一端和输出端之间;第一NMOS FET和第二NMOS FET,其串联连接在输出端和接收第二供电电压的第二端之间;以及稳压电路。稳压电路基于第一PMOS FET的漏极的电压,将用于稳定在第一PMOSFET的漏极的电压的第一控制信号输出到第二PMOS FET的栅极,并基于第一NMOS FET的源极的电压,将用于稳定在第一NMOS FET的源极中电压变化的第二控制信号输出到第一NMOS FET的栅极。
-
-
-
-
-