双向计数器和生成输出数据的方法

    公开(公告)号:CN119543921A

    公开(公告)日:2025-02-28

    申请号:CN202411180953.0

    申请日:2024-08-27

    Abstract: 公开了双向计数器和生成输出数据的方法。所述双向计数器可包括:至少一个第一触发器,被配置为基于至少一个第一本地时钟生成至少一个第一位和作为所述至少一个第一位的较高位的第二位,所述至少一个第一位包括输出数据的最低有效位(LSB);以及本地时钟生成电路,被配置为:响应于激活的向上信号而基于输入时钟和所述至少一个第一位生成所述至少一个第一本地时钟,并且响应于去激活的向上信号而基于输入时钟以及至少一个反相的第一位生成所述至少一个第一本地时钟。

    翻转触发器和包括翻转触发器的计数器

    公开(公告)号:CN119519665A

    公开(公告)日:2025-02-25

    申请号:CN202411149597.6

    申请日:2024-08-21

    Abstract: 一种被配置为生成根据输入时钟翻转的输出的触发器包括被配置为通过对第一数据信号反相生成输出的反相器;被配置为基于输入时钟和锁存信号生成第二数据信号的第一电路;被配置为基于输入时钟和第二数据信号生成锁存信号的第二电路;以及被配置为使用输入时钟、第二数据信号和锁存信号生成第一数据信号的第三电路,其中,第三电路还被配置为独立于第二数据信号,使用输入时钟和锁存信号下拉第一数据信号。

    低功率触发器以及包括该低功率触发器的集成电路

    公开(公告)号:CN119519667A

    公开(公告)日:2025-02-25

    申请号:CN202411159436.5

    申请日:2024-08-22

    Abstract: 提供了一种低功率触发器以及包括该低功率触发器的集成电路。该触发器包括:主锁存器;以及从锁存器。主锁存器包括:第一电路,被配置为基于时钟信号、数据输入信号和第一数据信号,生成与数据输入信号互补的第二数据信号;第二电路,被配置为基于时钟信号、反相数据输入信号和第二数据信号,生成与反相数据输入信号互补的第一数据信号;以及第三电路,被配置为基于时钟信号、从锁存器的输入和第二数据信号,生成锁存信号。从锁存器被配置为基于时钟信号和锁存信号将从锁存器的输入锁存。

Patent Agency Ranking