半导体器件中的复位信号产生器

    公开(公告)号:CN101009485A

    公开(公告)日:2007-08-01

    申请号:CN200710001416.5

    申请日:2007-01-05

    Inventor: 元明圭 李圭澯

    CPC classification number: H03K17/223 G11C5/147 H03K17/145

    Abstract: 公开了一种复位信号产生器,包括输出单元、断开信号产生器、反相器单元、和变化减小单元。输出单元根据预复位信号产生复位信号,并且复位信号在电源电压信号达到断开电压时转换成接地电平之前,跟随电源电压信号。变化减小单元与反相器单元相连,用于减小断开电压随温度变化的范围。

    半导体器件中的复位信号产生器

    公开(公告)号:CN101009485B

    公开(公告)日:2011-11-23

    申请号:CN200710001416.5

    申请日:2007-01-05

    Inventor: 元明圭 李圭澯

    CPC classification number: H03K17/223 G11C5/147 H03K17/145

    Abstract: 公开了一种复位信号产生器,包括输出单元、断开信号产生器、反相器单元、和变化减小单元。输出单元根据预复位信号产生复位信号,并且复位信号在电源电压信号达到断开电压时转换成接地电平之前,跟随电源电压信号。变化减小单元与反相器单元相连,用于减小断开电压随温度变化的范围。

    包括存储器存取控制器和总线的存储器件的微处理器系统

    公开(公告)号:CN1766862A

    公开(公告)日:2006-05-03

    申请号:CN200510106936.3

    申请日:2005-09-22

    CPC classification number: G06F13/28 G06F13/1605 G06F13/1684 Y02D10/14

    Abstract: 提供一种具有存储器件和可切换连接在存储器和直接存储器存取控制器(DMAC)之间的内部总线的处理器系统,该存储器件包括(RAM)存储器和DMAC。存储器件内的总线开关(多路转换器)交替地建立在存储器和外部处理器之间的系统总线上的第一数据传输通路和在存储器和DMAC之间的内部总线上的第二数据传输通路。当第一数据传输通路通过总线开关建立时,其支持外部处理器对存储器的随机存取。当第二数据传输通路通过总线开关建立时,其支持在处理器完全独占使用系统总线时、RAM和连接到DMAC的外部存储器件(如非易失性存储器(NVM))之间的直接存储器存取(DMA)。

Patent Agency Ranking