-
公开(公告)号:CN1497433A
公开(公告)日:2004-05-19
申请号:CN03143467.3
申请日:2003-09-30
Applicant: 加林克半导体V.N.有限公司
CPC classification number: H04L69/22
Abstract: 本发明公开了一种保持上下文切换连续性的方法,该方法中,将一个上下文从一个发送实体发送到一个接收实体。初始的第一和第二上下文状态条目保留在发送实体和接收实体各自的表中。该初始的第一和第二上下文状态条目包含与该上下文有关的上下文状态信息。在发送实体和接收实体中创建新的经重新配置的第一和第二上下文状态条目,所述第一和第二上下文状态条目包含经重新配置的上下文状态信息。激活该新的经重新配置的第一和第二上下文状态条目,使得能够将经重新配置的上下文从发送实体发送到接收实体。包括多个上下文的情形下,多个上下文中的每一个上下文在表中都有各自的初始第一和第二上下文条目。各自的初始第一和第二上下文条目是活动条目,并且表中新的经重新配置的第一和第二上下文状态条目在激活步骤之前为隐藏条目。
-
公开(公告)号:CN1441349A
公开(公告)日:2003-09-10
申请号:CN03105257.6
申请日:2003-02-25
Applicant: 加林克半导体V.N.有限公司
IPC: G06F9/40
CPC classification number: G06F9/5038
Abstract: 一种基于任务的芯片级硬件结构。该结构包括一个用于根据任务信息管理一个任务的任务管理器,和一个用于根据该任务信息执行任务的可操作地连接导该任务管理器的任务模块。
-
公开(公告)号:CN1416633A
公开(公告)日:2003-05-07
申请号:CN01805246.0
申请日:2001-02-16
Applicant: 加林克半导体V.N.有限公司
IPC: H04L12/56
CPC classification number: H04L47/283 , H04L47/10 , H04L47/2441 , H04L47/30 , H04L47/32
Abstract: 本发明公开了一种区分服务网络环境中的帧转发、丢弃架构(100)。该架构(100)包括一个丢弃逻辑电路(102),用于根据一种丢弃算法丢弃输入帧流(104)中的一个数据帧,如果在网络环境中的拥塞水平达到预定程度、且与所述数据帧相关联的队列的积压量达到预定限度时,就丢弃该数据帧。还设置了调度逻辑电路(118),用于对网络环境中一个或多个排队数据帧的发送次。
-
公开(公告)号:CN1527547A
公开(公告)日:2004-09-08
申请号:CN200310121759.7
申请日:2003-12-19
Applicant: 加林克半导体V.N.有限公司
CPC classification number: H04L41/0663 , H04L41/0677 , H04L43/0811 , H04L43/10 , H04L43/103 , H04L49/1523 , H04L49/351 , H04L49/552 , H04L69/40
Abstract: 本发明公开了一种在高可行性的背板结构上主动地检测链路故障的方法。该背板系统包括与冗余交换结构板进行通信的冗余节点板。节点板上的上行链路端口在与交换结构板通信的一端被逻辑分组为多个中继端口。只要接收到特定数量的坏的数据包或一个闲置计时器到期,则发送一个探测数据包并设定一个探测定时器。如果在探测定时器到期之前接收到对该探测数据包的响应,那么认为链路是有效的,否则假定链路有故障。优选地,节点板或交换结构板被配置用来恰当地处理一个探测数据包,该数据包优选具有相同的源和目的地址。
-
公开(公告)号:CN1499780A
公开(公告)日:2004-05-26
申请号:CN200310103121.0
申请日:2003-10-31
Applicant: 加林克半导体V.N.有限公司
CPC classification number: H04L43/0811 , H04L41/0663 , H04L41/0677 , H04L43/10 , H04L43/103 , H04L49/1523 , H04L49/351 , H04L49/552 , H04L69/40
Abstract: 本发明公开了一种具有高可行性的背板结构。该背板系统包括多个与冗余交换结构板进行通信的冗余节点板。节点板上的上行链路端口在与交换结构板通信的一端被逻辑分组为多个中继端口,节点板和交换板在正常模式运行时例行地执行链路完整性检查,在发现链路故障时每一节点板和交换板能够独立地启动故障切换从而切换到可用端口。链路在预定时间间隔内没有信息传送或者接收到了预定连续数量的无效数据包后,通过发送一个链路脉动信号来检测链路故障。一旦链路故障排除,运行重新回到正常模式。
-
公开(公告)号:CN1459960A
公开(公告)日:2003-12-03
申请号:CN03120923.8
申请日:2003-03-21
Applicant: 加林克半导体V.N.有限公司
CPC classification number: H04L65/608 , H04L29/06 , H04L29/06027 , H04L65/80 , H04L69/08 , H04L69/22 , H04M3/53333 , H04M7/006 , H04M2201/14 , H04M2201/40 , H04M2203/2072
Abstract: 一个基于数据包的实时数据接收机,包括一个协议指定插件和一个通用重放引擎。协议指定插件接收一个数据包,分析数据包,产生一个时间戳,将该数据包转发到通用的重放引擎中。重放引擎基于时间戳确定重放时间,并在适当时间重放数据包。任何的数据包仅仅通过改变协议指定的插件便可以被处理。
-
公开(公告)号:CN1425232A
公开(公告)日:2003-06-18
申请号:CN00818508.5
申请日:2000-12-18
Applicant: 加林克半导体V.N.有限公司
IPC: H04L12/10 , H04L12/413
Abstract: 本发明公开了一种具有节能特性的媒介访问控制器(100)。该控制器(100)包括一个接收逻辑电路,用于从一个物理接口设备(104)接收输入数据,并对输入数据进行处理,以便于将数据传送向一个帧处理器(102),并包括一个发送逻辑电路,其用于从帧处理器(102)接收外发数据,并对外发数据进行处理,以将数据传送向物理接口设备(104)。有一个电源管理逻辑控制电路(114)与接收逻辑电路和发送逻辑电路保持有效连接,以将接收逻辑电路和发送逻辑电路控制在一第一模式或一第二模式下。电源管理逻辑控制电路(114)通过使接收、发送逻辑电路的主体部分停止工作而将媒介访问控制器(100)控制在第一模式下,从而节省能量,并通过使接收逻辑电路和发送逻辑电路处于运行状态将媒介访问控制器控制在第二模式下,该模式为全荷运行模式。
-
-
-
-
-
-