-
公开(公告)号:CN101430860A
公开(公告)日:2009-05-13
申请号:CN200810174848.0
申请日:2008-11-07
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0852
Abstract: 本发明涉及显示装置、显示装置的驱动方法以及电子设备。抑制发光期间的负偏置所引起的写入晶体管的Vth特性向降低状态转移而造成的发光电流的下降。在有机EL元件的非发光期间,在电流驱动该有机El元件的驱动晶体管中不流过电流时,在本像素行的阈值校正期间之前的至少1H期间,例如多个H期间,设写入脉冲WS处于有效(高电平)状态,并对写入晶体管的栅极施加正偏置电压,从而使写入晶体管的Vth特性向增强状态侧移位。
-
公开(公告)号:CN100487777C
公开(公告)日:2009-05-13
申请号:CN200510081957.4
申请日:2005-07-05
Applicant: 索尼株式会社
Abstract: 本发明提供可以补偿经时性亮度劣化的像素电路。取样晶体管(Tr1)在被扫描线(WS)选中时动作,从信号线DL对输入信号(Vsig)取样并保持在保持电容(Cs)上。驱动晶体管(Tr2)根据保持在保持电容(Cs)上的信号电位向发光元件(EL)供给驱动电流(Ids)。像素电路中增设了用以补偿由经时性的变化引起的亮度下降的补偿电路,从输出节点一侧检测经时性的变化,将检测结果反馈至输入节点(A)一侧。
-
公开(公告)号:CN101310318A
公开(公告)日:2008-11-19
申请号:CN200680042467.6
申请日:2006-11-14
Applicant: 索尼株式会社
CPC classification number: G09G3/3291 , G09G3/3233 , G09G3/3266 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2310/0256 , G09G2320/043 , G09G2320/045
Abstract: 可以提高具有阈值电压校正功能的像素电路的效率并简化像素电路。采样晶体管(Tr1)在水平扫描周期期间响应于从扫描线(WS)提供的控制信号被电连接,并且将从信号线(SL)提供的视频信号采样到像素电容器(Cs)中。像素电容器(Cs)响应于被采样的视频信号将输入电压(Vgs)施加到驱动晶体管(Trd)的栅极(G)。驱动晶体管(Trd)将根据输入电压(Vgs)的输出电流提供给发光器件(EL)。输出电流具有对驱动晶体管(Trd)的阈值电压(Vth)的依赖性。为了消除输出电流对阈值电压(Vth)的依赖性,设置了校正装置(Tr3,Tr4),该校正装置在水平扫描周期的一部分中操作,检测驱动晶体管(Trd)的阈值电压(Vth),并将其写入像素电容器(Cs)中。
-
公开(公告)号:CN101303825A
公开(公告)日:2008-11-12
申请号:CN200810099104.7
申请日:2008-05-09
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2320/0233 , G09G2320/043
Abstract: 像素电路包括:电光元件,被配置为响应于驱动信号而发光;驱动晶体管,被配置为将驱动信号提供给电光元件;像素电容器,连接到驱动晶体管的控制输入端;开关晶体管,提供在驱动晶体管的控制输入端;以及驱动信号稳定电路,被配置为将驱动信号维持在恒定电平。驱动晶体管和开关晶体管中的每一个均具有轻掺杂漏极结构,并且开关晶体管的轻掺杂漏极区具有比驱动晶体管的轻掺杂漏极区更长的长度。
-
公开(公告)号:CN101276548A
公开(公告)日:2008-10-01
申请号:CN200810084543.0
申请日:2008-03-25
Applicant: 索尼株式会社
IPC: G09G3/32 , H01L27/32 , H01L23/522
CPC classification number: G09G3/3266 , G09G3/3233 , G09G3/3291 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/0262 , G09G2320/043 , H01L2924/0002 , H01L2924/00
Abstract: 本发明公开了显示设备、其驱动方法以及电子设备,其中,该显示设备包括像素阵列部以及用于驱动所述像素阵列部的驱动部。通过本发明,可以执行从黑显示到白显示的所有信号电位内优化迁移率校正时间的迁移率校正,并且可对所有信号电位内改善显示图像的均匀性。
-
公开(公告)号:CN101159119A
公开(公告)日:2008-04-09
申请号:CN200710194422.7
申请日:2007-08-03
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/30 , G09G2300/0408 , G09G2300/043 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2310/08 , G09G2320/0233 , G09G2320/043 , G09G2360/147
Abstract: 公开了一种显示装置。该显示装置包括:像素阵列单元和驱动像素阵列单元的驱动单元。像素阵列单元包括:各行第一扫描线和第二扫描线、各列信号线、以矩阵状安排在扫描线和信号线相互交叉位置的像素、及向各个像素供电的电源线和地线。驱动单元包括第一扫描器,其通过顺序地向每个第一扫描线提供第一控制信号、对各像素逐行执行线顺序扫描;第二扫描器,其顺序地向每个第二扫描线提供第二控制信号,以便对应于线顺序扫描;以及信号选择器,其向各行信号线提供视频信号,以便对应于线顺序扫描。
-
公开(公告)号:CN101154347A
公开(公告)日:2008-04-02
申请号:CN200710161282.3
申请日:2007-09-25
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G2300/0465 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2300/0861 , G09G2310/0256 , G09G2320/043
Abstract: 公开像素电路,包括:向其分配三基色的三个像素;电源线;在像素电路中,三个像素的每一个包括采样晶体管,配置来采样图像信号;保持电容器,配置来保持所采样的图像信号;驱动晶体管,配置来在预定的发光周期内输出与所保持的图像信号对应的驱动电流;和发光元件,配置来响应于驱动电流来分配给三个像素的色彩发光。像素电路包括公共地布置给所述三个像素的单个开关晶体管,用于在发光周期内将像素的驱动晶体管连接到电源线。
-
公开(公告)号:CN101127187A
公开(公告)日:2008-02-20
申请号:CN200710141611.8
申请日:2007-08-17
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3266 , G09G2300/0426 , G09G2300/0439 , G09G2300/0819 , G09G2300/0861 , G09G2300/0866 , G09G2310/0262 , G09G2310/0289 , G09G2320/0223 , G09G2320/043
Abstract: 公开了一种显示设备。该显示设备包括:像素阵列部分;和驱动部分,其驱动像素阵列部分。像素阵列部分包括行式第一扫描线和第二扫描线、列式信号线、在线交叉的地方以矩阵形式排列的像素和向各个像素供应电力的电源线和地线。驱动部分包括:第一扫描器,其顺序地向各个第一扫描线供应第一控制信号,并按线顺序地扫描以行为单元的像素;第二扫描器,其根据按线顺序扫描来顺序地向各个第二扫描线供应第二控制信号;以及信号选择器,其根据按线顺序扫描来向列式信号线供应视频信号。
-
公开(公告)号:CN1722207A
公开(公告)日:2006-01-18
申请号:CN200510081957.4
申请日:2005-07-05
Applicant: 索尼株式会社
Abstract: 本发明提供可以补偿经时性亮度劣化的像素电路。取样晶体管(Tr1)在被扫描线(WS)选中时动作,从信号线DL对输入信号(Vsig)取样并保持在保持电容(Cs)上。驱动晶体管(Tr2)根据保持在保持电容(Cs)上的信号电位向发光元件(EL)供给驱动电流(Ids)。像素电路中增设了用以补偿由经时性的变化引起的亮度下降的补偿电路,从输出节点一侧检测经时性的变化,将检测结果反馈至输入节点(A)一侧。
-
公开(公告)号:CN1568497A
公开(公告)日:2005-01-19
申请号:CN02820365.8
申请日:2002-10-16
Applicant: 索尼株式会社
CPC classification number: G09G3/3688
Abstract: 在本发明中,当执行通过时钟驱动方法的水平驱动时,有可能实现完全的不重叠采样,并抑制纵向条纹和伪影的产生。水平驱动电路(17)包括移位寄存器,用于执行和第一时钟信号HCK同步的移位操作并从每个移位阶连续输出移位脉冲;第一开关组,用于响应所述移位脉冲提取第二时钟信号DCK;和第二开关组,用于响应由第一开关组的开关所提取的第二时钟信号DCK,对输入视频信号连续采样,并把其提供给每个信号线(12)。在面板(33)外布置外部时钟产生电路(18),并从外部提供第二时钟信号DCK。在面板(33)内形成内部时钟产生电路(19),并且根据第二时钟信号DCK向水平驱动电路(17)提供第一时钟信号HCK。
-
-
-
-
-
-
-
-
-