-
公开(公告)号:CN104468069A
公开(公告)日:2015-03-25
申请号:CN201410682700.3
申请日:2014-11-24
Applicant: 东南大学 , 爱斯泰克(上海)高频通讯技术有限公司
Abstract: 本发明公开了一种TDD/FDD双模可重构的无线通信系统及通信方法,该系统是一种既适用于TDD模式,并且能够切换为FDD模式的射频无线互联收发系统。该系统包括天线、选择网络、时分开关、双工器模块、射频收发模块、基带处理模块等。其中,选择网络用于为天线接收或发射的射频信号,选择对应的时分开关或双工器模块。当选择网络连接至时分开关时,系统工作于TDD模式;当选择网络连接至双工器模块时,系统工作于FDD模式。射频收发模块,用于处理多种频段的射频信号,采用多频段可重构结构,通过集成在电路内部的可重构单元实现。与现有技术相比,本发明通过选择网络和可重构的射频电路,达到兼容TDD/FDD模式下的多模多频,使得资源得到整合利用。
-
公开(公告)号:CN118984051A
公开(公告)日:2024-11-19
申请号:CN202411095782.1
申请日:2024-08-12
Applicant: 东南大学
Abstract: 一种用于锁相环的宽温度范围低失配电荷泵,包括电荷泵核心电路、带隙基准参考源以及电流补偿电路。带隙基准源的输出连接到电荷泵以及电流补偿电路的输入端,提供零温度系数的参考电流,电荷泵核心部分采用多种优化电路结构抑制电流失配,电流补偿电路与电荷泵核心电路共用输出端口,通过外部控制字补偿充放电电流。运用本发明所述电荷泵技术,可以稳定电荷泵在不同温度和工艺下的输出电流并保证系统的杂散性能,在提升电荷泵性能的同时,提高电荷泵的鲁棒性。
-
公开(公告)号:CN118464066A
公开(公告)日:2024-08-09
申请号:CN202410606855.2
申请日:2024-05-16
Applicant: 东南大学
IPC: G01C25/00 , G01C19/5776 , G01R23/02 , G01R23/16
Abstract: 本发明提供了一种谐振式MEMS传感器的频率读出系统,包括:谐振器与自动增益控制电路AGC构成闭环驱动电路、信号发生器、ADC模块以及FPGA模块,信号发生器产生激励信号,并将激励信号发送给谐振器,谐振器在激励信号作用下产生响应信号,并将应信号发送给ADC模块,ADC模块对响应信号进行采样,得到采样信号,并将采样信号发送给FPGA模块,FPGA模块对采样信号执行基于矩形窗的三点插值DFT算法,得到响应信号频率,通过基于矩形窗的三点插值DFT算法和FPGA即可完成谐振式MEMS传感器的响应频率读出,频率测量准确且操作简单。
-
-
公开(公告)号:CN117268576A
公开(公告)日:2023-12-22
申请号:CN202311235739.6
申请日:2023-09-22
Applicant: 东南大学
IPC: G01K7/32
Abstract: 本发明涉及一种基于MEMS的温度传感器电路,包含两个MEMS振荡电路、混频器电路、差频温度传感电路和温度编码电路。所述MEMS振荡电路利用驱动电路放大MEMS谐振器的微弱振荡信号。所述混频器电路对两个MEMS振荡电路的输出信号进行差频处理,并输出相应的差频信号。所述差频温度传感电路利用增敏量化器和增敏环路处理所述差频信号,提取当前温度信息,并输出当前温度所对应的数字温度码。该电路将整个温度传感方案的分辨力提高到微开尔文级别,所述电路具有温度传感分辨力高、误差小、电路低复杂度等优点。
-
公开(公告)号:CN116582131A
公开(公告)日:2023-08-11
申请号:CN202310558665.3
申请日:2023-05-18
Applicant: 东南大学
Abstract: 本发明公开了一种带增益调节和积分非线性校准的数字时间转换器电路结构,包括第一D触发器、第二D触发器,由第一反相器阵列和第二反相器阵列组成的相位插值器,后级反相器、异或门、积分非线性检测模块和积分非线性校准模块。本发明中输入时钟CKgain的频率大小决定了数字时间转换器的增益大小。相位插值器通过数字控制字X和Y分别控制两组反相器阵列的选通数目,从而改变输出相位,并由后级反相器进行整形。本发明中的积分非线性检测模块和积分非线性校准模块通过调节两组反相器阵列的数字控制字X和Y实现对数字时间转换器积分非线性的校准。
-
公开(公告)号:CN116488644A
公开(公告)日:2023-07-25
申请号:CN202310456358.4
申请日:2023-04-23
Applicant: 东南大学
IPC: H03L7/099
Abstract: 本发明涉及一种全数字锁相环电路结构,包括时间数字转换模块、可变带宽数字环路滤波器、数控振荡器、分频器和模式控制模块。该电路可以工作在两种模式下:当参考时钟CLKref和反馈时钟CLKfb的相位差较大时,时间数字转换模块的动态范围大,可变带宽数字环路滤波器的带宽较大,扩大了环路的锁相范围;当参考时钟CLKref和反馈时钟CLKfb的相位差较小时,时间数字转换模块的分辨率提高,可变带宽数字环路滤波器的带宽减小,提高了环路的锁相精度。该电路能够有效兼顾环路的锁相范围和锁相精度。
-
公开(公告)号:CN116155269A
公开(公告)日:2023-05-23
申请号:CN202310179886.X
申请日:2023-02-28
Applicant: 东南大学
Abstract: 本发明公开了一种低噪声锁相环电路结构,包括第一电平转换模块、第二电平转换模块、高压鉴频鉴相器、高压电荷泵模块、环路滤波器、压控振荡器、占空比拓展分频器。该结构充分利用了先进工艺下高压管噪声优于低压管噪声的器件特点,最大化降低鉴频鉴相器和电荷泵噪声,同时以很小代价解决了传统做法中在低压鉴频鉴相器和高压电荷泵之间对窄脉冲进行电平转换的难题,提升了电荷泵线性度进而改善锁相环整体抖动。此外,本结构由于采用了高压电荷泵,有效提高了电荷泵输出电压范围,从而可以减小Kvco(压控振荡器的压控增益),以进一步降低整体环路抖动。
-
公开(公告)号:CN115483889A
公开(公告)日:2022-12-16
申请号:CN202211221712.7
申请日:2022-10-08
Applicant: 东南大学
Abstract: 本发明公开了一种毫米波注入锁定二倍频器,包括互补推‑推二倍频器电路和注入锁定振荡器两个部分。互补推‑推二倍频器电路用于产生具有二倍频的谐波信号,注入锁定振荡器用于锁定互补推‑推二倍频器电路产生的谐波,互补推‑推二倍频器电路与注入锁定振荡器直接耦合相连;输入的基波信号通过互补推‑推二倍频器电路产生谐波分量,然后与注入锁定振荡器进行直接耦合,实现倍频。相比于传统倍频器结构,本发明在输入功率较小时仍具有较宽的锁定范围,并具备低输入灵敏度、低功耗、高集成度等优点。
-
公开(公告)号:CN113835332B
公开(公告)日:2022-08-23
申请号:CN202111147913.2
申请日:2021-09-29
Applicant: 东南大学
IPC: G04F10/00
Abstract: 本发明公开了一种高分辨率的两级时间数字转换器及转换方法,时间数字转换器包括抽头延迟链模块、粗精接口电路模块、游标卡尺型延迟链模块和编码电路模块。抽头延迟链模块和游标卡尺型延迟链模块用于对反馈信号和参考时钟信号的误差进行量化;粗精接口电路模块对抽头延迟链模块的量化结果作出选择,再传输给游标卡尺型延迟链模块,减小由第一级时间数字转换器传递至第二级时间数字转换器的延迟误差,使两级时间数字转换器的量化结果更精确;编码电路模块,通过全数字逻辑电路将延迟链输出转换成为二进制输出。本发明结构和设计简单,具有抽头延迟链较宽的动态范围和游标卡尺型延迟链较高的分辨率两种优点,且芯片面积较小、速率快。
-
-
-
-
-
-
-
-
-