-
公开(公告)号:CN110022385A
公开(公告)日:2019-07-16
申请号:CN201811432573.6
申请日:2018-11-27
Applicant: 三星电子株式会社
IPC: H04M1/02
Abstract: 根据各种实施例,一种电子装置包括:壳体,包括:正面板;背面板,面向正面板的相反方向;和侧表面构件,围绕正面板和背面板之间的空间,当在正面板上方观察时,侧表面构件具有大致矩形形状;第一PCB,布置在所述空间中;第一无线通信电路;基板;第一天线阵列,从基板的第一侧朝第一分部突出;第二天线阵列,从基板的第二侧朝第二分部突出;以及第二无线通信电路。各种其他实施例是可能的。
-
公开(公告)号:CN103647057A
公开(公告)日:2014-03-19
申请号:CN201310646645.8
申请日:2006-12-29
Applicant: 三星电子株式会社
CPC classification number: H01M4/38 , H01M4/133 , H01M4/134 , H01M4/364 , H01M4/366 , H01M4/386 , H01M4/387 , H01M4/587 , H01M10/0525 , Y02E60/122 , Y02P70/54
Abstract: 本发明涉及一种可充电锂电池的负极活性物质,制备该负极活性材料方法和包括该负极活性物质的可充电锂电池。该负极活性物质包括球形第一石墨颗粒,该颗粒由第一颗粒前体、片状石墨片彼此连结,且至少一种第二颗粒分散在该球形第一石墨颗粒内部的片状石墨片之间,且其选自由Si、Sn、Al、Ge、Pb和其组合物组成的组中的至少一种元素的颗粒;选自由Si、Sn、Al、Ge、Pb和其组合物中组成的组中的至少一种元素的化合物颗粒;包括选自由Si、Sn、Al、Ge、Pb和其组合物组成的组中的至少一种元素的复合颗粒;包括选自由Si、Sn、Al、Ge、Pb和其组合物组成的组中的至少一种元素的碳复合颗粒;和其颗粒的组合物。
-
公开(公告)号:CN102117607B
公开(公告)日:2013-04-24
申请号:CN201010511842.5
申请日:2007-01-10
Applicant: 三星电子株式会社
IPC: G09G3/36 , G02F1/1362 , G02F1/1368 , G02F1/133
CPC classification number: G09G3/3677
Abstract: 一种栅极驱动器和薄膜晶体管衬底及其液晶显示器。一种用于液晶显示器的栅极驱动器包括移位寄存器,该移位寄存器包括用于输出栅极驱动信号的多级。每级包括:上拉电路,用于提供栅极驱动信号给输出端,以响应第一和第二时钟信号;下拉电路,用于提供栅极断开信号给输出端;上拉驱动电路,用于驱动上拉电路,以响应第一控制信号;以及下拉驱动电路,用于驱动下拉电路,以响应第二控制信号。每级包括多个开关器件。这样的节点之一包括至少两个接触点,在所述节点中,通过其施加第一时钟信号、第二时钟信号、第一控制信号或第二控制信号的信号线,被电连接到开关器件。
-
公开(公告)号:CN101017649B
公开(公告)日:2012-01-04
申请号:CN200610142249.1
申请日:2006-10-10
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G2310/0251 , G09G2310/0286 , G11C19/184
Abstract: 本发明涉及一种栅极驱动单元和显示装置,在该栅极驱动单元和显示装置中,第一栅极驱动电路连接到多条栅极线的第一端,第二栅极驱动电路连接到栅极线的第二端,第一栅极驱动电路和第二栅极驱动电路基本上同时导通。第一栅极驱动电路和第二栅极驱动电路向奇数栅极线施加第一栅极信号,向偶数栅极线施加第二栅极信号,其中,第一栅极信号具有第一预充电时间段和与该第一预充电时间段相邻的第一激活时间段,第二栅极信号具有第二预充电时间段和与该第二预充电时间段相邻的第二激活时间段。
-
公开(公告)号:CN102117607A
公开(公告)日:2011-07-06
申请号:CN201010511842.5
申请日:2007-01-10
Applicant: 三星电子株式会社
IPC: G09G3/36 , G02F1/1362 , G02F1/1368 , G02F1/133
CPC classification number: G09G3/3677
Abstract: 一种栅极驱动器和薄膜晶体管衬底及其液晶显示器。一种用于液晶显示器的栅极驱动器包括移位寄存器,该移位寄存器包括用于输出栅极驱动信号的多级。每级包括:上拉电路,用于提供栅极驱动信号给输出端,以响应第一和第二时钟信号;下拉电路,用于提供栅极断开信号给输出端;上拉驱动电路,用于驱动上拉电路,以响应第一控制信号;以及下拉驱动电路,用于驱动下拉电路,以响应第二控制信号。每级包括多个开关器件。这样的节点之一包括至少两个接触点,在所述节点中,通过其施加第一时钟信号、第二时钟信号、第一控制信号或第二控制信号的信号线,被电连接到开关器件。
-
公开(公告)号:CN101127752B
公开(公告)日:2011-06-08
申请号:CN200710149688.X
申请日:2004-11-15
CPC classification number: H04L1/06 , H04L5/023 , H04L27/2601
Abstract: 一种在具有多个发射/接收天线的利用SDM(空分复用)的OFDM(正交频分复用)系统中将单个频率子信道分配给多个MS(移动台)的方法。在该方法中,BS(基站)能够有效地分配导频信道来估计下行信道。所述BS将单个频率子信道分成多个空间信道,并将所述多个空间信道顺序地分配给具有最大通信容量的MS,从而通过所述单个频率子信道发射MS的信号。
-
公开(公告)号:CN101009251B
公开(公告)日:2011-05-18
申请号:CN200710003746.8
申请日:2007-01-24
Applicant: 三星电子株式会社
Inventor: 李钟赫
IPC: H01L21/84 , H01L21/768 , H01L27/12 , H01L23/522 , H01L29/786 , G02F1/136
CPC classification number: H01L27/1288 , H01L27/1214
Abstract: 本发明提供一种薄膜晶体管基板和通过3片掩模工艺制造薄膜晶体管基板的方法,该方法包括:在基板上形成第一导电膜;利用第一光致抗蚀剂膜图案形成包括栅极电极的栅极线;在该基板的整个表面上顺序形成栅极绝缘膜、有源层、欧姆接触层、第二导电膜和保护膜;利用在预定区域具有不同厚度的第二光致抗蚀剂膜图案形成有源区和包括源极-漏极电极的数据线;利用该第二光致抗蚀剂图案通过暴露该有源层的沟道区和部分地暴露该源极-漏极电极来形成接触孔;在该基板的整个表面上形成第三导电膜;以及利用第三光致抗蚀剂膜图案形成像素电极。本发明还包括具有该薄膜晶体管基板的液晶显示器。
-
公开(公告)号:CN101174062A
公开(公告)日:2008-05-07
申请号:CN200710165841.8
申请日:2007-11-05
Applicant: 三星电子株式会社
IPC: G02F1/1339 , G02F1/1362 , G02F1/133 , H01L27/12 , H01L23/528
CPC classification number: G02F1/13394 , G02F1/133305 , G02F1/133371 , G02F2001/13396
Abstract: 一种显示基底及具有该显示基底的显示面板,所述显示基底包括底部基底、第一存储电极、第二存储电极、第一绝缘层、第一隔离件和第二隔离件。所述底部基底包括通过多条栅极线和沿不同于栅极线的延伸方向的方向延伸的多条数据线限定的第一像素区域和第二像素区域。第一存储电极在第一像素区域中。第二存储电极在第二像素区域中。第一绝缘层覆盖第一存储电极并且具有在第二存储电极上的凹陷部分。第一隔离件在第一绝缘层上,对应于第一存储电极。第二隔离件位于凹陷部分上。
-
公开(公告)号:CN101127752A
公开(公告)日:2008-02-20
申请号:CN200710149688.X
申请日:2004-11-15
CPC classification number: H04L1/06 , H04L5/023 , H04L27/2601
Abstract: 一种在具有多个发射/接收天线的利用SDM(空分复用)的OFDM(正交频分复用)系统中将单个频率子信道分配给多个MS(移动台)的方法。在该方法中,BS(基站)能够有效地分配导频信道来估计下行信道。所述BS将单个频率子信道分成多个空间信道,并将所述多个空间信道顺序地分配给具有最大通信容量的MS,从而通过所述单个频率子信道发射MS的信号。
-
公开(公告)号:CN101114093A
公开(公告)日:2008-01-30
申请号:CN200710136150.5
申请日:2007-07-19
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/13
Abstract: 本发明提供了一种能够获得宽视角并能提高修复的成功率的液晶显示器(LCD)、一种制造该LCD的方法及一种修复该LCD的方法。该LCD包括:栅极线;第一数据线,与栅极线交叉;薄膜晶体管(TFT),与栅极线和第一数据线连接;像素电极,与TFT连接;第一导电图案,与像素电极的第一端部分地叠置;第二导电图案,与像素电极的第二端部分地叠置;存储电容器,其中,第一导电图案和第二导电图案中的至少一个分别与邻近于像素电极的第一端的第一数据线和邻近于像素电极的第二端的第二数据线部分地叠置。
-
-
-
-
-
-
-
-
-