一种SOC原型验证方法、系统、设备及介质

    公开(公告)号:CN111737933A

    公开(公告)日:2020-10-02

    申请号:CN202010567667.5

    申请日:2020-06-19

    Inventor: 陈贝 童元满

    Abstract: 本申请公开了一种SOC原型验证方法、系统、设备以及介质,该方法包括:通过本地uart接口接收交互仿真平台发送的操作命令;通过所述本地ARM核心上运行的命令解析器对所述操作命令进行解析,并转换成外设驱动操作命令;通过本地待测外设总线将所述外设驱动操作命令发送到对应的待测外设;通过所述uart接口将验证结果反馈给所述交互仿真平台,其中,所述验证结果为所述待测外设执行所述外设驱动操作命令后得到的结果。这样可以将uart接口和命令解析器应用于不同的SOC原型系统,提高了SOC原型验证系统的通用性,减少了整个SOC原型验证的工作量,且提高了验证的工作效率。

    I2C总线通信控制方法、装置、系统及可读存储介质

    公开(公告)号:CN111737173A

    公开(公告)日:2020-10-02

    申请号:CN202010589296.0

    申请日:2020-06-24

    Inventor: 林宁亚 童元满

    Abstract: 本发明公开了一种I2C总线通信控制方法、装置、系统及可读存储介质,该方法包括:接收上层应用发送的I2C总线的配置信息;解析所述配置信息,得到多条轮询参数;将多条所述轮询参数写入轮询表中;控制所述I2C总线,按照所述轮询表执行对应的读写操作。该方法中,I2C总线上执行的读写操作是按照轮询表进行的,因而无需轮询访问总线状态,便可直接基于轮询表得到精准的I2C总线的通信情况;可降低拥塞风险,存在多个主器件时,也可达到单个主器件的访问效率。对于管理维护方便;若发生硬件或功能变化,仅需对轮询表进行更新即可,而无需修改程序,能够快速适应功能更新或硬件更替。

    一种服务器以及一种视频压缩图像的输出系统和方法

    公开(公告)号:CN111683252A

    公开(公告)日:2020-09-18

    申请号:CN202010529635.6

    申请日:2020-06-11

    Inventor: 魏红杨 童元满

    Abstract: 本申请公开了一种视频压缩图像的输出系统,包括:压缩模块用于每当压缩完一帧图像数据后置入缓存模块中;缓存模块;控制模块;数据写入控制器用于每当BMC管理模块清除一次中断信号时,基于先进先出的规则从缓存模块中读取出一帧图像数据写入至预设的内存区域中并通过控制模块输出一次中断信号,以使BMC管理模块将该帧图像数据从内存区域中读取之后,清除该次中断信号;当确定出当前存在的中断信号未被BMC管理模块清除且持续时长超过预设的时长阈值时,按照预设的主动丢帧规则进行丢帧;BMC管理模块。应用本申请的方案,避免了图像撕裂的情况。本申请还提供了一种服务器以及一种视频压缩图像的输出方法,具有相应效果。

    一种耦合报文信用释放方法及系统

    公开(公告)号:CN105429896B

    公开(公告)日:2018-10-02

    申请号:CN201510881872.8

    申请日:2015-12-03

    Abstract: 本发明实施例公开了一种耦合报文信用释放方法及系统,包括:接收报文输出模块发出的报文;判断所述报文是否为耦合报文;若是,则将所述耦合报文中的每种报文按类型缓存,并记录所述耦合报文的报文类型信息;根据所述报文类型信息,判断所述耦合报文的每种报文是否均被各通道报文接收模块读取;若是,则释放一个信用至所述报文输出模块,可见,在本实施例中,只有耦合报文中的每个报文均被读取后,才会释放给报文输出模块一个信用,从而报文输出模块才有一个信用发送下一个耦合报文,从而平衡发送端与接收端的处理能力,不仅资源开销少,而且实现方式简单。

    一种调整电路仿真时间步长的方法及装置

    公开(公告)号:CN105095610B

    公开(公告)日:2018-04-10

    申请号:CN201510614056.0

    申请日:2015-09-23

    Abstract: 本发明公开了一种调整电路仿真时间步长的方法及装置,该方法包括:识别出电路结点中的周期结点;记录所述周期结点的完整周期的历史数据,存储到历史信息矩阵中;根据所述历史数据计算得到当前时刻所述周期结点的二阶导数;通过所述二阶导数以及所述周期结点的数目,确定电路仿真时间的步长调整系数;通过所述步长调整系数以及标准步长对下一时刻仿真时间的步长进行调整。本申请利用周期结点信息对电路的仿真时间步长进行调整,能够有效减少解电路方程组的迭代次数,减少了不必要的步长调整,大幅度提高了电路的仿真速度,进而加快了芯片的验证速度以及产品化。

    一种独热码检测方法和独热码检测器

    公开(公告)号:CN104516820B

    公开(公告)日:2017-10-27

    申请号:CN201510023614.6

    申请日:2015-01-16

    Abstract: 本发明提供了一种独热码检测方法和独热码检测器,该方法包括:将多个最小单元级联连接成输入位数为目标位数Nx的独热码检测器;其中,Nx为大于2的整数,通过所述独热码检测器,对输入位数为Nx的独热码进行检测;其中,所述最小单元和所述独热码检测器均包括结果输出端和辅助输出端,其中,所述结果输出端用于提供输入端是否为独热码的检测结果,所述辅助输出端用于在级联连接时,提供用于独热码检测的辅助信息。可以方便的通过最小单元来构建任意位数的独热码检测器,具有优越的可扩展性,此外,在实现位数较大的独热码的检测时,使得代码结构清晰且代码内容简洁、可重复性较好,从而优化了独热码的检测工作,使得独热码的应用更加便利。

    一种报文分类调度方法及装置

    公开(公告)号:CN105162722A

    公开(公告)日:2015-12-16

    申请号:CN201510505413.X

    申请日:2015-08-17

    CPC classification number: H04L47/2441 H04L47/50 H04L2012/5679 H04L2012/6489

    Abstract: 本发明公开了一种报文分类调度方法及装置,该报文分类调度方法包括:获取待处理的报文信息,并确定与每个报文信息对应的特征ID;将特征ID中指定部分相同的特征ID对应的报文信息划分至一个报文信息组;按照预设原则由全部报文信息组中调取报文信息进行处理。与现有技术相比,本发明中将特征ID中指定部分相同的特征ID对应的报文信息划分至一个报文信息组,由此,在调取报文信息进行处理时,可准确获知哪些报文信息具有相同或相似的特征ID,进而避免将相同的特征ID的报文信息在一个时钟周期内传送至同一流水线中,无需等待正在处理的报文信息,也无需实时更新正在处理的报文信息的处理状态,具有流水线处理效率高且易实现的优点。

    一种调整电路仿真时间步长的方法及装置

    公开(公告)号:CN105095610A

    公开(公告)日:2015-11-25

    申请号:CN201510614056.0

    申请日:2015-09-23

    Abstract: 本发明公开了一种调整电路仿真时间步长的方法及装置,该方法包括:识别出电路结点中的周期结点;记录所述周期结点的完整周期的历史数据,存储到历史信息矩阵中;根据所述历史数据计算得到当前时刻所述周期结点的二阶导数;通过所述二阶导数以及所述周期结点的数目,确定电路仿真时间的步长调整系数;通过所述步长调整系数以及标准步长对下一时刻仿真时间的步长进行调整。本申请利用周期结点信息对电路的仿真时间步长进行调整,能够有效减少解电路方程组的迭代次数,减少了不必要的步长调整,大幅度提高了电路的仿真速度,进而加快了芯片的验证速度以及产品化。

    一种远端代理带目录的缓存一致性处理方法与系统

    公开(公告)号:CN105045729A

    公开(公告)日:2015-11-11

    申请号:CN201510567913.6

    申请日:2015-09-08

    Abstract: 本发明公开了一种远端代理带目录的缓存一致性处理方法与系统,令远端代理获取本地请求源发起的本地请求并进行处理,当收到来自所述远端代理的响应报文和数据时,将所述响应报文和数据返回所述本地请求源,并将对应的目录和数据分别写入目录缓存与数据缓存,判断是否有与所述远端代理的地址相同的其他目标请求,如果有则依次处理所述目标请求,从本地请求发送到远端代理占据一项目录和数据缓存开始,至该笔请求的响应报文返回,在远端代理内部缓存资源失效为止的时间内,若有其它满足一定条件下同地址请求或侦听报文进入远端代理,该笔请求可以在远端代理内部直接处理,减少报文流转快速得到响应,无需跨节点操作,减小开销。

    一种独热码检测方法和独热码检测器

    公开(公告)号:CN104516820A

    公开(公告)日:2015-04-15

    申请号:CN201510023614.6

    申请日:2015-01-16

    Abstract: 本发明提供了一种独热码检测方法和独热码检测器,该方法包括:将多个最小单元级联连接成输入位数为目标位数Nx的独热码检测器;其中,Nx为大于2的整数,通过所述独热码检测器,对输入位数为Nx的独热码进行检测;其中,所述最小单元和所述独热码检测器均包括结果输出端和辅助输出端,其中,所述结果输出端用于提供输入端是否为独热码的检测结果,所述辅助输出端用于在级联连接时,提供用于独热码检测的辅助信息。可以方便的通过最小单元来构建任意位数的独热码检测器,具有优越的可扩展性,此外,在实现位数较大的独热码的检测时,使得代码结构清晰且代码内容简洁、可重复性较好,从而优化了独热码的检测工作,使得独热码的应用更加便利。

Patent Agency Ranking