在无线通信系统分配传输时间段的方法和设备及其系统

    公开(公告)号:CN101288249A

    公开(公告)日:2008-10-15

    申请号:CN200680038332.2

    申请日:2006-10-17

    Abstract: 提供在无线网络系统中有效地分配传输时间段的方法和设备。接入点发送指示提供给每一站点(STA)的下行链路时间段以及分配给每个STA的上行链路时间段的最小量的PSMP帧,并且在PSMP帧指示的上行链路时间段,发送指示为发送用于剩余排队的数据的资源请求消息的STA提供的上行链路时间段的至少一个子PSMP帧。如果上行链路时间段不足以发送排队的数据,则STA在上行链路时间段发送包括部分的排队的数据和用于剩余排队的数据的资源请求消息的数据单元。在发送资源请求消息之后,STA在子PSMP帧指示的全部时间段之后接收子PSMP帧,并在子PSMP帧指示的上行链路时间段将剩余排队的数据发送给AP。

    在信道重叠网络中使用的媒体接入控制装置

    公开(公告)号:CN1728670A

    公开(公告)日:2006-02-01

    申请号:CN200510087872.7

    申请日:2005-08-01

    CPC classification number: H04W74/02 H04W84/12 H04W88/10

    Abstract: 一种在无线接入系统的信道重叠网络中使用的媒体接入控制(MAC)装置和方法。该基于多载波的无线接入系统包括:多个物理模块,用于从多个终端接收信号;多个MAC(媒体接入控制)模块,用于处理经由根据预定业务类而被分类的物理模块接收的信号;和控制器,其与MAC模块相连,用于整体管理MAC模块。MAC装置包括用于控制信道的附加MAC模块和根据各个类支持各种QoS业务数据的多个MAC模块,从而改善了MAC层中的调度复杂度。

    用于分组码的高阶伴随式计算器和计算高阶伴随式的方法

    公开(公告)号:CN104917535B

    公开(公告)日:2019-10-25

    申请号:CN201410840383.3

    申请日:2014-12-30

    Abstract: 提供一种用于分组码的高阶伴随式计算器和计算高阶伴随式的方法。所述高阶伴随式计算器包括:串并转换器,被构造为将从发送器接收的串行比特序列转换成并行多流;异或(XOR)运算器,被构造为对所述多流的比特值执行XOR运算;零插值器,被构造为在执行了XOR运算的比特之间插入零值;线性反馈移位寄存器,被构造为基于通过将从插入了零值的所述多流产生的多项式除以本原多项式所获得的余数的系数,来计算高阶伴随式值。

Patent Agency Ranking