芯片化可重构弹性规模多波束数字阵列

    公开(公告)号:CN115941012B

    公开(公告)日:2023-05-12

    申请号:CN202310244224.6

    申请日:2023-03-15

    Abstract: 本发明提供一种芯片化可重构弹性规模多波束数字阵列,涉及数字相控阵技术。采用数字收发芯片和数字波束成形数字波束成形芯片,将合路后的信号通过光纤拉远,在远端进行信号处理。数字收发芯片将以往的体积大、功耗高的收发组件以及ADC和DAC进行芯片化,降低了多波束数字阵列的体积和功耗。数字波束成形芯片将多个波束进行合成,然后通过光纤传输的远端的集中处理中心,降低了需要传输信号的速率;同时,通过光纤拉远,可以灵活的扩展数字阵列的规模。本发明解决了传统数字多波束体积大、功耗高、不便于规模重构和波束扩展数量的缺点。

    一种多径低信噪比下多天线合并的大规模MIMO时间同步方法

    公开(公告)号:CN114205901B

    公开(公告)日:2023-04-07

    申请号:CN202111207192.X

    申请日:2021-10-15

    Abstract: 本发明公开了一种多径低信噪比下多天线合并的大规模MIMO时间同步方法,包括以下步骤:S1.对接收端的本地同步序列和第j根接收天线上接收到的信号进行分段、FFT变换和复共轭乘积处理,得到2rq段复共轭乘积值,消除信号本身的相位影响;S2.对2rq段复共轭乘积值进行分组,进行组内合并增加信噪比;S3.对组内合并结果进行组间处理,消除信道带来的相位影响;S4.对于接收端中Nr根接收天线分别按照步骤S1~S3进行处理,并对接收天线的处理结果进行最大比合并,得到r组长为N的合并结果si;S5.根据合并结果si进行同步判决,找到有效的同步位置。本发明充分利用多根接收天线提高了信噪比,从而改善了大规模MIMO系统的时间同步性能。

    一种极化干扰盲估计与抑制方法

    公开(公告)号:CN114584186A

    公开(公告)日:2022-06-03

    申请号:CN202210198843.1

    申请日:2022-03-02

    Abstract: 本发明涉及一种极化干扰盲估计与抑制方法,包括:S1、采集中频数字信号数据,并将此采集的信号进行延时对齐;S2、将两个通道的中频实信号搬移到基带获得基带复信号;S3、通过Farrow滤波器对采样率进行调整,将采样率调整到符号数据率的整数倍;S4、将经过调整后的信号输入到RRC滤波器以消除码间的串扰后对齐;S5、盲提取出第一参考信号,通过LS算法分别对第一参考信号进行粗略校正得到第二参考信号,再进行精确校正。本发明采用自适应滤波的迭代方式估计干扰抵消模型参数,通过抵消模型可以解决战场特定区域内我方电子战干扰机不同极化天线接收模式下造成的干扰问题,保证在不同战场环境中下我方的正常通信。

    一种自适应校正的EVM测试系统及方法

    公开(公告)号:CN113518053A

    公开(公告)日:2021-10-19

    申请号:CN202110660606.8

    申请日:2021-06-15

    Abstract: 本发明公开了一种自适应校正的EVM测试系统及方法,所述系统包括:nPSK信号源(1),用于产生多种模式的PSK信号,作为EVM测试方法的测试信号,并传输给信号类型检测单元(2);信号类型检测单元(2),用于对来自nPSK信号源(1)的测试信号类型进行判断,并将测试信号和判断结果传输给信号估计子系统;信号估计子系统,用于进行测试信号和参考信号的估计,并将估计结果传输给EVM测试单元(10);EVM测试单元(10),用于接收来自信号估计子系统的估计结果,计算测试信号的EVM值,并将结果通过EVM测试结果输出单元(11)对外输出。本发明实现了对测试信号的频偏补偿,并在利用滤波器进行频偏校正的同时完成参考信号的构造,相较于传统测试方法更加简单。

    一种失真抑制频段可调的数字预失真校正方法与装置

    公开(公告)号:CN112787600A

    公开(公告)日:2021-05-11

    申请号:CN202011579438.1

    申请日:2020-12-28

    Abstract: 本发明公开了一种失真抑制频段可调的数字预失真校正方法与装置,所述方法包括以下步骤:S1.采集功放的输入输出信号,对功放进行建模,得到功放数学模型;S2.基于功放数学模型、数字滤波器和延时器对基带信源产生的信号进行迭代处理,每一次迭代处理时,将输入信号通过功放数学模型后计算出信号失真带来的误差,然后将误差信号通过数字滤波器进行处理后,补偿到通过延时器的输入信号中,经过K次迭代后,得到预失真信号;S3.将得到的预失真信号进行数模转换、上变频后传输给功放进行放大处理,然后对外输出。本发明提供了一种失真抑制频段可调的数字预失真校正方法与装置,能够调整非线性失真抑制的频段范围,进而能够有效提升功放的失真抑制效果。

    一种基于单通道自干扰对消的认知无线电装置及方法

    公开(公告)号:CN111212433A

    公开(公告)日:2020-05-29

    申请号:CN202010032129.6

    申请日:2020-01-13

    Abstract: 本发明公开了一种基于单通道自干扰对消的认知无线电装置及方法,包括显示控制单元(1)、认知无线电协议处理单元(2)、通信发射组件、观测反馈组件、通信接收组件、认知接收组件、干扰消除组件、第一自干扰对消单元(12)、第二自干扰对消单元(17)、第一功分器(11)、发射天线(9)和接收天线(10)。本发明通过自干扰抵消技术,在认知接收通道和通信接收通道减去耦合的发射信号,实现接收通道与发射通道同时同频工作;同时,针对认知无线电装置认知接收和通信接收两个通道需要分别进行自干扰消除的需求,提出了一种单通道自干扰生成抵消的方法,提高了认知无线电频谱感知效率和接收范围。

    一种圆极化天线的自干扰模拟对消系统及方法

    公开(公告)号:CN109660271B

    公开(公告)日:2020-04-07

    申请号:CN201811523694.1

    申请日:2018-12-13

    Abstract: 本发明公开了一种圆极化天线的自干扰模拟对消系统及方法,所述系统包括圆极化天线、第一调谐网络、第二调谐网络、电桥、耦合器、检波器、A/D转换器和FPGA模块;圆极化天线分别与第一调谐网络和第二调谐网络连接;电桥的第一输入端口接收发射信号,电桥的第一输出端口与第一调谐网络连接;所述电桥的第二输入端口与第二调谐网络连接,电桥的第二输出端口与耦合器连接;所述耦合器通过检波器和A/D转换器连接到FPGA模块,FPGA模块用于测定发射信号与接收信号之间的隔离度,并根据测定得到的隔离度对第一调谐网络和第二调谐网络的参数进行调节,完成自干扰模拟对消。本发明提高了圆极化天线发射信号与接收信号之间的隔离度,降低了发射信号对接收信号的影响。

    一种数字辅助的模拟域干扰抵消方法与装置

    公开(公告)号:CN107026673B

    公开(公告)日:2020-01-14

    申请号:CN201610635672.9

    申请日:2016-08-04

    Abstract: 本发明公开了一种数字辅助的模拟域干扰抵消方法与装置,该方法包括信号发射、信号反馈、信号重建和信号接收四个步骤,在信号反馈步骤中采用非线性提取单元估算非线性参数向量,在信号重建步骤中采用非线性重建单元计算重建数字发射信号;该装置包括信号发射回路、信号反馈回路、信号重建回路和信号接收回路。该方法可以有效抑制发射射频通道引入的非线性干扰,可以在数字域方便的进行非线性估计和参数调整,可以在数字域方便的估计发射射频通道与接收射频通道之间的多径信道,并调整参数,更利于扩展到其他应用场景,鲁棒性更强。

    一种圆极化天线的自干扰模拟对消系统及方法

    公开(公告)号:CN109660271A

    公开(公告)日:2019-04-19

    申请号:CN201811523694.1

    申请日:2018-12-13

    Abstract: 本发明公开了一种圆极化天线的自干扰模拟对消系统及方法,所述系统包括圆极化天线、第一调谐网络、第二调谐网络、电桥、耦合器、检波器、A/D转换器和FPGA模块;圆极化天线分别与第一调谐网络和第二调谐网络连接;电桥的第一输入端口接收发射信号,电桥的第一输出端口与第一调谐网络连接;所述电桥的第二输入端口与第二调谐网络连接,电桥的第二输出端口与耦合器连接;所述耦合器通过检波器和A/D转换器连接到FPGA模块,FPGA模块用于测定发射信号与接收信号之间的隔离度,并根据测定得到的隔离度对第一调谐网络和第二调谐网络的参数进行调节,完成自干扰模拟对消。本发明提高了圆极化天线发射信号与接收信号之间的隔离度,降低了发射信号对接收信号的影响。

    一种基于数字对消的驻波比测试仪及其测试方法

    公开(公告)号:CN108712217A

    公开(公告)日:2018-10-26

    申请号:CN201810201510.3

    申请日:2018-03-12

    Abstract: 本发明公开了一种基于数字对消的驻波比测试仪及其测试方法,所述系统包括数字信号处理单元、模拟信号处理单元和测试接口(7);所述数字信号处理单元包括主控模块(1)、基带测试信号产生模块(2)、基带对消信号产生模块(12)和基带对消模块(13);所述模拟信号处理单元包括DDS模块(3)、第一低通滤波器(4)、可变增益放大器VGA(5)、定向耦合器(6)、本振模块(8)、混频器(9)、第二低通滤波器(10)和ADC模块(11)。本发明只需要将部分耦合信号传输至接收端进行数字化,并进行发射信号对消和反射信号提取,即可在数字信号处理单元中计算出驻波比性能,定向耦合器没有隔离度要求,有利于减小驻波比测试仪的体积和成本。

Patent Agency Ranking