-
公开(公告)号:CN116566385A
公开(公告)日:2023-08-08
申请号:CN202310538684.X
申请日:2023-05-12
Applicant: 清华大学
Abstract: 本发明提供了一种频率校准锁相环和频率校准方法,涉及射频技术领域,锁相环包括:第一电路、高速累加器、时间数字转换器和自动频率校准逻辑电路,第一电路包括:参考信号单元、鉴相器、滤波器、振荡器和多模分频器;其中,振荡器的输出连接至多模分频器、高速累加器和时间数字转换器;参考信号单元的输出连接至鉴相器、高速累加器和时间数字转换器;时间数字转换器和高速累加器的输出端连接自动频率校准逻辑电路的输入端;自动频率校准逻辑电路的输出端连接振荡器的数字控制输入端;锁相环通过高速累加器、时间数字转换器、参考信号单元和自动频率校准逻辑电路,进行频率锁定;锁相环在完成频率锁定后,通过第一电路,进行相位锁定。
-
公开(公告)号:CN116054744A
公开(公告)日:2023-05-02
申请号:CN202310118920.2
申请日:2023-02-06
Applicant: 清华大学
Abstract: 本发明提供一种压控振荡器、频率源以及电子设备,涉及集成电路技术领域,包括:两个对称布置的半电路,且两个半电路的结构相同;源端电感与第一电容并联后一端接地,另一端与第一有源晶体管、第二有源晶体管各自的源极分别连接;栅端电感一端与第一有源晶体管的栅极连接,另一端与第二有源晶体管的栅极连接且接收栅极偏置电压;漏端电感与第二电容并联后一端与第一有源晶体管的漏极连接,另一端与第二有源晶体管的漏极连接且接收电源电压。本发明抵消注入压控振荡器的噪声电流,降低功耗,隔离电源耦合到晶体管栅极的噪声注入路径。实现差模模式与共模模式解耦。增加共模耦合系数的同时还缩减占用面积。
-
公开(公告)号:CN115833773A
公开(公告)日:2023-03-21
申请号:CN202211555833.5
申请日:2022-12-06
Applicant: 清华大学
Abstract: 本发明提供了一种串行接口共模噪声抑制电路和电子设备,涉及集成电路技术领域。包括:T线圈电感和八字型电感;T线圈电感包括:第一电感线圈和第二电感线圈;八字型电感包括:第三电感线圈和第四电感线圈,八字型电感的两个电感线圈分别被配置为各包围T线圈电感中的一个电感线圈;第一电感线圈和第二电感线圈各自的输入端接收差分信号,并结合第三电感线圈和第四电感线圈的耦合作用,对差分信号中共模信号进行抑制。本发明所提串行接口共模噪声抑制电路,在拓展输出级带宽的基础上额外实现了对共模噪声的抑制,具有版图面积小、电路结构简单、不会使输出差模信号质量发生恶化或衰减,极大的减小了引入的插入损耗的优势,具有极高的实用性。
-
公开(公告)号:CN113315521B
公开(公告)日:2022-12-23
申请号:CN202110514323.2
申请日:2021-05-07
Applicant: 清华大学
IPC: H03M1/50
Abstract: 本文公开一种数字时间转换器及电子装置,本发明实施例数字时间转换器,包括一级以上数字时间转换单元;数字时间转换单元包括:第一延时单元(Delay)、第二Delay、第一D触发器(DFF)和第二DFF;第一Delay的输入端接收第一输入信号或连接相邻数字时间转换单元的输出端,输出端分别连接第一和第二DFF的第一输入端,以及连接相邻数字时间转换单元的输入端;第二Delay的输入端接收第二输入信号或连接相邻数字时间转换单元的输出端;第二Delay的输入端与输出端分别连接第二和第一DFF的第二输入端;第一和第二DFF分别输出用于表征超前或滞后信息的数字信号;所有Delay的延时时长相同。本发明实施例设计了各方面均更符合应用需求的时间数字转换器。
-
公开(公告)号:CN114785306A
公开(公告)日:2022-07-22
申请号:CN202210451958.7
申请日:2022-04-26
Applicant: 深圳清华大学研究院
Abstract: 本申请提供一种信号传输电路,包括前级负载与后级负载;阻抗匹配电路,阻抗匹配电路电连接于前级负载与后级负载之间,阻抗匹配电路用于对前级负载的输出阻抗以及后级负载的输入阻抗进行阻抗匹配;阻抗匹配电路包括传输线,传输线的长度为传输信号的波长的四分之一,通过调节传输线的特性阻抗,以调节阻抗匹配电路的带宽。本申请还提供一种放大器以及收发机。由此,本申请提供的信号传输电路、放大器以及收发机,可以通过设置四分之一波长的传输线,实现前级负载与后级负载间的阻抗匹配,并通过调节传输线的特性阻抗,从而调节阻抗匹配电路的带宽。
-
-
公开(公告)号:CN104079245B
公开(公告)日:2017-03-15
申请号:CN201310104257.7
申请日:2013-03-28
Applicant: 深圳清华大学研究院
IPC: H03F3/45
Abstract: 一种差分传输装置,包括差分对、数字控制开关及金属横条,差分对包括第一及第二差分信号线,其第一端口接收差分信号,第二端口悬空或者接输出高阻态,金属横条沿第一及第二差分信号线的长度方向排成两列,每列数量相等,分别位于第一及第二差分信号线的正下方,金属横条的长度方向与第一及第二差分信号线的长度方向垂直且以第一及第二差分信号线的对称轴为中心线对称分布,一列中的金属横条与另一列中以中心线对称分布的金属横条形成一对,每对金属横条远离对称轴的两端悬空,靠近对称轴的两端连接一数字控制开关。本发明还提供一种包括该差分传输装置的放大器。该差分传输装置的等效介电常数可调节,该放大器频率可校准,并且Q值高、损耗低。
-
公开(公告)号:CN102882479B
公开(公告)日:2015-10-28
申请号:CN201210392867.7
申请日:2012-10-16
Applicant: 清华大学
IPC: H03F3/20
Abstract: 一种增强型WILKINSON功率合成器及其应用属于功率放大器领域,其特征在于,该增强型WILKINSON功率合成器由功率合成部分和阻抗转换部分组成。该功率放大器由驱动放大器模块,两路功率可配置子功率放大器,增强型WILKINSON功率合成器组成。驱动放大器对子功率放大器进行驱动,子功率放大器对信号进行功率放大,增强型WILKINSON功率合成器将子功率放大器的输出功率进行合成并输出。子功率放大器的输出功率可以通过开关进行配置。增强型WILKINSON功率合成器与传统WILKINSON结构相比面积和损耗缩小,同时保持了传统结构的端口匹配和隔离等特性。该发明中的电路能够较小功率合成器的面积,提高合成效率,从而提高功率放大器的输出功率。
-
公开(公告)号:CN102882479A
公开(公告)日:2013-01-16
申请号:CN201210392867.7
申请日:2012-10-16
Applicant: 清华大学
IPC: H03F3/20
Abstract: 一种增强型WILKINSON功率合成器及其应用属于功率放大器领域,其特征在于,该增强型WILKINSON功率合成器由功率合成部分和阻抗转换部分组成。该功率放大器由驱动放大器模块,两路功率可配置子功率放大器,增强型WILKINSON功率合成器组成。驱动放大器对子功率放大器进行驱动,子功率放大器对信号进行功率放大,增强型WILKINSON功率合成器将子功率放大器的输出功率进行合成并输出。子功率放大器的输出功率可以通过开关进行配置。增强型WILKINSON功率合成器与传统WILKINSON结构相比面积和损耗缩小,同时保持了传统结构的端口匹配和隔离等特性。该发明中的电路能够较小功率合成器的面积,提高合成效率,从而提高功率放大器的输出功率。
-
公开(公告)号:CN102866387A
公开(公告)日:2013-01-09
申请号:CN201210393627.9
申请日:2012-10-16
Applicant: 清华大学
Abstract: 毫米波FMCW两单元相控阵测距测速单片雷达收发机属于测距测速雷达收发机领域,其特征在于,由FMCW发射模块、两单元接收模块、数字控制模块以及偏置产生模块构成,FMCW发射模块用于产生FMCW连续波调制信号,放大之后通过天线发射出去,两单元接收模块用于完成对从目标反射回的信号进行处理,数字控制模块用于对系统内部的可配置量提供控制,FMCW调制信号的扫频周期、扫频带宽、发射信号的功率、接收支路的增益、五阶巴特沃斯低通滤波器的带宽以及移相器的移相值都可以进行配置,可以应用于近距离、远距离以及不同角度的目标的检测。
-
-
-
-
-
-
-
-
-