-
公开(公告)号:CN100454760C
公开(公告)日:2009-01-21
申请号:CN200410037514.0
申请日:2004-04-23
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/0576 , H03H3/08 , H03H9/0038 , H03H9/6483 , H03H9/72 , H03H9/725
Abstract: 本发明提供一种双工器,该双工器通过在一个基板上设置两个或更多个表面声波滤波器,能够实现串扰更少的优良滤波特性。该双工器包括形成在一预定基板的相同表面上的梯型滤波器和多模滤波器。在该双工器中,梯型滤波器的第一梳状电极和多模滤波器的第二梳状电极具有膜厚相等的相同层结构。第一梳状电极和第二梳状电极由主要含铝的单层膜形成。第一梳状电极和第二梳状电极的以米为单位的膜厚h、梯型滤波器的频带的以赫兹为单位的中心频率f1、以及多模滤波器的频带的以赫兹为单位的中心频率f2之间的关系表示为:300≤h×f1≤480;300≤h×f2≤430。
-
公开(公告)号:CN101309074A
公开(公告)日:2008-11-19
申请号:CN200810096545.1
申请日:2008-05-16
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/174 , H03H9/0211 , H03H9/02133 , H03H9/132 , H03H9/173
Abstract: 本发明提供压电薄膜谐振器和滤波器。压电薄膜谐振器包括:在基板上形成的下部电极;在该基板和该下部电极上形成的压电膜;在该压电膜上形成的上部电极,该压电膜的一部分插在相互面对的该下部电极和该上部电极之间;以及附加膜,该附加膜形成在该基板上,在该下部电极的外周的至少一部分上,并且位于该下部电极和该上部电极相互面对的部分,该附加膜沿着该下部电极布置。
-
公开(公告)号:CN101166020A
公开(公告)日:2008-04-23
申请号:CN200710181952.8
申请日:2007-10-17
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/205 , H03H3/00 , H03H3/0073 , H03H3/04 , H03H9/0211 , H03H9/02118 , H03H9/02133 , H03H9/02149 , H03H9/131 , H03H9/132 , H03H9/15 , H03H9/173 , H03H9/174 , H03H9/178 , H03H9/54 , H03H9/568 , H03H9/587 , H03H9/588 , H03H9/605 , H03H9/6483 , H03H2003/021 , H03H2003/023 , H03H2003/0414 , H03H2003/0471 , Y10T29/42 , Y10T29/49002 , Y10T29/49005 , Y10T29/49124 , Y10T29/49208 , Y10T29/49224
Abstract: 本发明提供了一种梯型滤波器。该梯型滤波器包括:串联谐振器,该串联谐振器具有第一层叠膜,在该第一层叠膜中,上部电极和下部电极隔着压电膜而彼此面对,并且在该第一层叠膜上设有第一膜;以及并联谐振器,该并联谐振器具有第二层叠膜,该第二层叠膜具有与所述第一层叠膜相似的结构,在该第二层叠膜上设有第二膜以及与所述第一膜相同的另一第一膜。
-
公开(公告)号:CN101145768A
公开(公告)日:2008-03-19
申请号:CN200710154066.6
申请日:2007-09-13
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/02559 , H03H9/0222 , H03H9/02574
Abstract: 本发明涉及声波器件、谐振器和滤波器。该声波器件包括压电基板;形成在所述压电基板上的梳状电极;以及设置为覆盖所述梳状电极的第一介电膜,所述第一介电膜具有与所述梳状电极的多个指相关的多个空隙。
-
公开(公告)号:CN1968012A
公开(公告)日:2007-05-23
申请号:CN200610146539.3
申请日:2006-11-15
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/706 , H03H9/0571 , H03H9/0576 , H03H9/72 , H03H9/725
Abstract: 本发明提供一种双工器。该双工器包括:发送滤波器,其为梯型滤波器,连接在公共端子和发送端子之间;和接收滤波器,其为梯型滤波器,连接在所述公共端子和接收端子之间。所述发送滤波器中的一个或更多个并联谐振器通过发送电感接地,并且所述接收滤波器中的多个并联谐振器的一部分通过第一接收电感接地,而所述多个并联谐振器的其余部分通过第二接收电感接地。
-
公开(公告)号:CN1956324A
公开(公告)日:2007-05-02
申请号:CN200610137474.6
申请日:2006-10-27
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/132 , H03H3/02 , H03H9/02133 , H03H9/173 , H03H9/568 , H03H2003/021
Abstract: 本发明提供了压电薄膜谐振器及滤波器。该压电薄膜谐振器包括构建于基板上的下电极,在该下电极和基板之间限定了圆形穹状空腔;设置于下电极之上的压电膜,以及设置于压电膜上的上电极。隔膜区域是下电极和上电极隔着压电膜的交叠区域,空腔在所述基板上的投影区域包含了该隔膜区域。
-
公开(公告)号:CN1870426A
公开(公告)日:2006-11-29
申请号:CN200610082658.7
申请日:2006-05-24
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
IPC: H03H9/64
CPC classification number: H03H9/568 , H03H9/6483 , H03H9/6493 , H03H9/706 , H03H9/725
Abstract: 声波滤波器和声波双工器。声波滤波器包括:梯型滤波器,具有按串联支路和并联支路连接的声波谐振器;电感器,设置在地与梯型滤波器中的至少一个并联支路谐振器之间;以及谐振电路,与电感器并联设置,并且位于地与梯型滤波器中的并联支路谐振器之间。在该声波滤波器中,谐振电路的谐振频率表示为:2f0-150MHz<fr<2f0+150MHz或3f0-150MHz<fr<3f0+150MHz,其中,fr表示谐振频率,而f0表示梯型滤波器的通带频率。
-
公开(公告)号:CN1862959A
公开(公告)日:2006-11-15
申请号:CN200610080180.4
申请日:2006-05-10
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
Abstract: 一种压电薄膜谐振器,包括:形成于衬底上的下电极,形成于所述下电极上的压电膜,以及形成于所述压电膜上的上电极。在所述的压电薄膜谐振器中,所述上电极具有比下电极更厚的膜厚。
-
公开(公告)号:CN1812260A
公开(公告)日:2006-08-02
申请号:CN200510132176.3
申请日:2005-12-22
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/564 , H03H9/0571 , H03H9/0576 , H03H9/14597 , H03H9/6456 , H03H9/706 , H03H9/72 , H03H9/725
Abstract: 双工器。一种双工器包括:具有彼此不同的频带中心频率的发送滤波器和接收滤波器;相位匹配电路,执行有关发送滤波器和接收滤波器的相位匹配;以及叠层封装,包括其上安装有发送滤波器、接收滤波器以及相位匹配电路的第一层。在该双工器中,第一层包括:第一接地线路图案,其连接到发送滤波器的接地;第二接地线路图案,其连接到接收滤波器的接地;第三接地线路图案,连接到相位匹配电路的接地;以及多个信号线路图案。该叠层封装还包括位于第一层下面的第二层,该第二层包括:位于信号线路图案之间的分隔接地线路图案、外部连接用信号脚焊盘以及接地脚焊盘。经由该接地脚焊盘将第一接地线路图案和第二接地线路图案连接到分隔接地线路图案。
-
公开(公告)号:CN1617445A
公开(公告)日:2005-05-18
申请号:CN200410088671.4
申请日:2004-11-15
Applicant: 富士通媒体部品株式会社 , 富士通株式会社
CPC classification number: H03H9/059 , H01L2224/05001 , H01L2224/05023 , H01L2224/05166 , H01L2224/05568 , H01L2224/05644 , H01L2224/16225 , H01L2224/48091 , H03H9/0538 , H03H9/1078 , H01L2924/00014
Abstract: 声波器件及其制造方法。一种声波器件,其包括:器件基板,其上形成有沿外部周边设置的多个电极、多个第一端子和第一金属密封层;支撑基板,其上形成有与所述多个第一端子相连的多个第二端子,以及与所述第一金属密封层接合的第二金属密封层;以及设置在所述器件基板的外表面、所述第一金属密封层的外表面和所述第二金属密封层的外表面上的导电密封膜。通过所述第一和第二金属密封层以及所述密封膜来气密地密封所述多个电极以及所述多个第一和第二端子。
-
-
-
-
-
-
-
-
-