一种硬件LZMA压缩实现系统及方法

    公开(公告)号:CN104202054A

    公开(公告)日:2014-12-10

    申请号:CN201410472712.3

    申请日:2014-09-16

    Applicant: 东南大学

    Abstract: 本发明公开了一种硬件LZMA压缩实现系统,该系统包括:PCIE接口模块,其连接上位机,以与上位机进行通信;进入数据直接访问模块DMA,用于实现直接访问数据;数据读入缓存模块,用于缓存待压缩数据;LZ77压缩编码模块,用于对待压缩数据进行LZ77算法压缩编码,并产生数据读入缓存模块和区间编码模块的相关控制信号;区间编码模块,用于实现区间编码,对LZ77压缩后数据进行二次压缩;数据读出控制模块,用于将区间编码模块输出的压缩数据拼接成更适应外部高速总线的数据类型,并缓存拼接后的数据;外出数据直接访问模块DMA,用于实现直接访问数据。本发明提供的硬件LZMA压缩实现系统有效提高了基于软件的LZMA压缩算法的处理速率,将CPU从海量数据压缩处理中释放出来。

    基于IPv6的IPSec安全联盟硬件查找装置及方法

    公开(公告)号:CN104184744A

    公开(公告)日:2014-12-03

    申请号:CN201410460804.X

    申请日:2014-09-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于IPv6的IPSec安全联盟硬件查找装置,该硬件查找装置包括:IP数据包接收模块,用于接收网口传输过来的IPv6数据包,对其进行缓存并对数据包内预制参数进行提取;压缩模块,用于对IP数据包接收模块输出的数据进行位宽压缩处理;CAM查找匹配模块,用于对压缩后的数据信息进行查找和匹配;安全联盟存储模块,用于根据索引地址输出安全联盟信息。本发明采用可编程逻辑器件(FPGA)实现整个处理流程,具有高速查找的特点,提供了一种IPv6下IPSec安全联盟硬件查找实现方法和装置,有效的提高了安全联盟数据库查找的速度,提高了整个IPSec处理的效率。

    一种非定长码高速拼接硬件实现装置

    公开(公告)号:CN103458247A

    公开(公告)日:2013-12-18

    申请号:CN201310395810.7

    申请日:2013-09-04

    Applicant: 东南大学

    Abstract: 本发明公开了一种非定长码高速拼接硬件实现装置,包括8码字拼接模块和定长码至定长码拼接模块,其中,8码字拼接模块用于将输入的非定长码拼接成8比特定长码数据;定长码至定长码拼接模块用于将上述拼接后的8比特定长码数据拼接成定长码数据并输出;本发明所设计的一种非定长码高速拼接硬件实现装置能够在实现高速拼接非定长码的同时,有效的减少硬件资源使用。

    格雷码转李氏制约竞争计数编码的码制转换电路

    公开(公告)号:CN103297063A

    公开(公告)日:2013-09-11

    申请号:CN201310028256.9

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明公开了一种格雷码转李氏制约竞争计数编码的码制转换电路,包括4位输入寄存器,译码组合逻辑电路和4位输出寄存器,其中:4位输入寄存器在时钟上升沿将4位格雷码编码数据采集并保存,译码组合逻辑将4位输入寄存器保存的4位格雷码编码数据转成4位李氏竞争计数码编码数据,4位输出寄存器在下一个时钟上升沿采集译码组合逻辑生成的4位李氏竞争计数码编码数据,并放置到输出端口。本发明所设计的格雷码转李氏制约竞争计数编码的码制转换电路具有结构简单、工作频率高的两个特点,在实际应用中能增强编码的纠错能力。

    基于李氏制约竞争计数编码的4线-16线译码电路

    公开(公告)号:CN103297062A

    公开(公告)日:2013-09-11

    申请号:CN201310028091.5

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明公开一种基于李氏制约竞争计数编码的4线-16线译码电路,包括4个非门和16个四输入与门,4位李氏制约竞争计数编码输入分别为A0、A1、A2和A3,各分别对应于一个非门,输出端分别为Y0、Y1、Y2、Y3、Y4……Y15,分别对应一个与门;本发明所设计的基于李氏制约竞争计数编码的4线-16线译码电路以李氏制约竞争计数编码为基础,作为译码输出的Y0-Y15有规律可循,并且此种译码电路具有特征序列,能够提高信号传输的可靠性,同时还降低了译码的误码率。

    用于正交频分复用接收机的快速数字自动增益控制方法

    公开(公告)号:CN103023852A

    公开(公告)日:2013-04-03

    申请号:CN201210575215.7

    申请日:2012-12-26

    Applicant: 东南大学

    Abstract: 本发明公开一种用于正交频分复用OFDM接收机的快速数字自动增益控制方法,包括信号采集、信号检测和增益控制三个功能步骤,信号采集步骤将接收信号强度指示RSSI信号经过模数转换器ADC转换为数字信号,对采样信号取平均,将均值信号提交给检测步骤;信号检测步骤检测OFDM信号帧,根据信号门限检测信号帧头和帧尾,判断是否将均值信号提交给增益控制步骤;增益控制步骤根据均值信号设置合理的低噪放LNA档位和可控增益放大器VGA增益。本发明对宽范围的输入信号进行快速增益控制,使OFDM符号信号稳定,降低了帧同步复杂度,克服了OFDM系统峰均比对RSSI的影响,同时消除了RSSI多个毛刺的影响。

    BCD码转李氏制约竞争计数编码的码制转换电路

    公开(公告)号:CN102594358A

    公开(公告)日:2012-07-18

    申请号:CN201210084531.4

    申请日:2012-03-28

    Applicant: 东南大学

    Inventor: 王刚 程志勇

    Abstract: 本发明公开了一种BCD码转李氏制约竞争计数编码的码制转换电路,包括输入寄存器,译码逻辑电路和输出寄存器,其中:输入寄存器的输入端用于输入待转换的BCD码,并经同步时钟信号同步后输入译码逻辑电路;译码逻辑电路将前述经同步的BCD码进行译码后送入输出寄存器;输出寄存器还连接有同步时钟信号,并在其控制下输出4位李氏编码;所述输出寄存器还连接有能够使电路复位的复位信号。本发明所设计的BCD码转李氏制约竞争计数编码的码制转换电路能够实现复位控制,并且把输入的BCD码快速、准确地转换为李氏编码。

    基于磁镊系统中纳米孔检测芯片的便携式装夹装置

    公开(公告)号:CN113604345B

    公开(公告)日:2024-04-12

    申请号:CN202110923970.9

    申请日:2021-08-12

    Applicant: 东南大学

    Inventor: 沙菁㛃 王刚 徐伟

    Abstract: 本发明公开了基于磁镊系统中纳米孔检测芯片的便携式装夹装置,包括左上液池、左下液池、C型装载台、紧定螺钉、橡胶垫圈和右液池,通过胶水将左下液池和右液池紧密连接固定,右液池作为与左下液池相通的溶液存储容器。将氮化硅芯片放入有橡皮垫圈的左下液池和左上液池之间。同时将装配好的液池放置在C型装载台上,使得左上液池和左下液池侧面紧贴C型装载台侧面。位于芯片和上、下液池之间的橡胶垫圈保证芯片与左上液池和左下液池之间的密封连接,通过旋转位于C型装载台上端的四个紧定螺钉,紧定左上液池和左下液池,保证左上液池和左下液池紧密贴合。本发明利用组合可拆装式液池设计,能够方便快捷、准确高效地实现液池与芯片连接时的定位与夹紧,从而快速更换所需芯片且不会损坏芯片。

    一种基于双编码器的关节模组双前馈复合控制方法

    公开(公告)号:CN115781694A

    公开(公告)日:2023-03-14

    申请号:CN202310043180.0

    申请日:2023-01-29

    Applicant: 东南大学

    Inventor: 王刚 房淑华

    Abstract: 本发明公开了一种基于双编码器的关节模组双前馈复合控制方法,包括:校正关节模组负载端即低速端编码器位置;获取关节模组传动机械误差关于负载端编码器位置的拟合曲线;根据关节模组传动机械误差关于负载端编码器位置的拟合曲线提前将关节模组传动机械误差前馈补偿至电机端即高速端输入位置给定;获取关节模组实际转矩电流关于双编码器位置误差的拟合曲线;根据关节模组实际转矩电流关于双编码器位置误差的拟合曲线提前将模组负载引起的转矩电流前馈补偿至关节模组电流环转矩电流给定。该控制方法不仅可以提高关节模组运行状态下负载端的动态位置传动精度,同时可以极大提高关节模组速度环动态响应性能。

Patent Agency Ranking