一种降低读延时的方法及装置

    公开(公告)号:CN102662608B

    公开(公告)日:2015-11-25

    申请号:CN201210095907.1

    申请日:2012-03-30

    Inventor: 李延松

    Abstract: 一种降低读延时的方法及装置,相应的方法包括:当读命令对应的一个或多个flaSh芯片处于忙状态时,将处于忙状态的一个或多个flaSh上读取到的数据置为错误的数据;根据所述错误的数据以及从其它flaSh芯片上读取的数据获得重建后的正确数据,并将所述正确数据上报。本发明通过从flaSh芯片上读取到的数据置为错误的数据,并根据错误的数据以及从其它flaSh芯片上读取的数据获得重建后的正确数据,使flaSh芯片处于忙状态时能够避免读操作被擦除和写操作阻塞,从而有效减少延时,提高了存储系统的性能。

    具有动态锁步支持的高速缓存存储器

    公开(公告)号:CN102750227A

    公开(公告)日:2012-10-24

    申请号:CN201210116609.6

    申请日:2012-04-19

    Abstract: 公开了一种具有动态锁步支持的高速缓存存储器。可以以将高速缓存的第一部分(例如,81)专用于锁步模式执行,而提供第二(或剩余)部分(例如,82)用于非锁步执行模式的方式来划分高速缓存存储装置。例如,在使用被组织为集相关联高速缓存的高速缓存存储的实施例中,可以通过保留高速缓存中通道的子集以当在锁步模式中操作时使用来实现划分。剩余通道的一些或全部可用于当在非锁步执行模式中操作时使用。在一些实施例中,可以以相似的方式保留高速缓存集的子集而不是高速缓存通道,但为了具体说明,随后的说明书的大部分强调通道分区的实施例。

Patent Agency Ranking