一种智能变电站过程层装置开关回路驱动控制方法及装置

    公开(公告)号:CN103683502B

    公开(公告)日:2015-07-29

    申请号:CN201310629095.9

    申请日:2013-11-30

    CPC classification number: Y02E60/723 Y04S10/16

    Abstract: 本发明公开了一种智能变电站过程层装置开关回路驱动控制方法及装置,处理器按照控制命令的类型把立即执行命令和延时执行命令分别放入控制缓存BufC和一个缓存队列FifoD中;处理器按照设定的轮询周期对缓存区进行检测,根据延时缓存队列FifoD中的数据以及当前控制情况,来更新控制缓存报文中的时标信息及控制位,然后再发送给FPGA进行开关控制。本发明的驱动控制方法及装置,在相对简单的FPGA的硬件控制逻辑下,通过CPU的控制命令更新机制,用以在其收到动作命令后,使系统能够根据动作命令的不同要求,要么在尽量短的时间内立即驱动开关回路,要么在一定时间后按指定时刻延时驱动开关回路,同时满足开关回路动作时刻的快速响应及精确延时的技术要求。

    一种模拟量输入式合并单元精度校正的方法

    公开(公告)号:CN104750096A

    公开(公告)日:2015-07-01

    申请号:CN201410626332.0

    申请日:2014-11-07

    CPC classification number: G05B23/0243

    Abstract: 本发明涉及一种模拟量输入式合并单元精度校正的方法,CPU一方面完成上电读取一次通道参数,将采集数据实时按照通道参数进行计算处理后,供重采样计算使用;另外一个方面完成通道校正工具计算后的零漂、系数、延时参数的实时读入和采集数据的实时计算,并将实时更新的数据以内存管理调试变量的方式提供给通道校正工具实时显示。通道校正工具完成对采集器参数的配置,并通过CPU的程序接口对模拟量输入的采集器值进行校正计算,并将计算得到的通道参数打包上传的FLASH,供CPU复位后采集器值及其重采样计算。本发明的方法配合CPU、FLASH和通道校正模块交互配合对采集器进行校正,大大提高了调试人员的工作效率。

Patent Agency Ranking