-
公开(公告)号:CN1345439A
公开(公告)日:2002-04-17
申请号:CN00805770.2
申请日:2000-11-29
Applicant: 精工爱普生株式会社
Inventor: 田村刚
CPC classification number: G11C7/16 , G06F3/147 , G09G3/2014 , G09G3/3611 , G09G3/3685 , G09G5/006 , G09G5/36 , G09G5/39 , G09G5/393 , G09G5/397 , G09G2310/0221 , G09G2320/0261 , G09G2330/021 , G11C2207/104 , G11C2207/16 , H04M1/72555
Abstract: 本发明的目的在于提供一种内置RAM驱动器,可以在向RAM写入动画数据的同时写入静画数据。内置RAM驱动器IC(24)具有传送从MPU(10)来的静画数据、动画数据的第1、第2总线(110)、(112)、存储静画数据和动画数据的RAM(160)、指定用来写入静画数据的RAM的列、页地址的第1列、页地址控制电路(142)、(152)、指定用来写入动画数据的RAM的列、页地址的第2列、页地址控制电路(144)、(154)、根据从MPU来的命令控制各地址控制电路的MPU系统控制电路(130)、把存储在RAM中的静画数据和动画数据作为显示数据控制其读出的显示地址控制电路(156)和控制显示地址控制电路的驱动器系统控制电路(170)。
-
公开(公告)号:CN115145030B
公开(公告)日:2023-12-22
申请号:CN202210309625.0
申请日:2022-03-28
Applicant: 精工爱普生株式会社
Abstract: 光学模块和图像显示装置,能够确保图像的显示品质。本发明的光学模块具有:第1电光装置,其具有射出包含第1波段的光的第1像素;第2电光装置,其具有射出包含第2波段的光的第2像素、和射出包含第3波段的光的第3像素;以及棱镜,其对从各电光装置射出的图像光进行合成。第2像素的面积大于第1像素的面积,第3像素的面积小于第2像素的面积。由棱镜形成的合成图像中的与第1方向对应的方向的第3像素的第1宽度为与第1方向对应的方向的第1像素的第2宽度的0.5倍以上且小于1倍,合成图像中的与第2方向对应的方向的第3像素的第3宽度为与第2方向对应的方向的第1像素的第4宽度的0.5倍以上且小于1倍。
-
公开(公告)号:CN107545867A
公开(公告)日:2018-01-05
申请号:CN201710378440.4
申请日:2017-05-25
Applicant: 精工爱普生株式会社
Inventor: 田村刚
IPC: G09G3/3208 , G09G3/36
CPC classification number: G09G3/3233 , G09G3/3266 , G09G3/3275 , G09G3/3283 , G09G2300/043 , G09G2300/0852 , G09G2320/041 , G09G2330/021
Abstract: 显示装置及电子设备。显示装置包括:多个像素电路、驱动与多个像素电路连接的多个数据线的驱动电路、以及设在驱动电路的多个输出节点的各输出节点与多个数据线的各数据线之间的多个电容器。驱动电路在与显示数据相应地被设定长度的驱动期间内向各输出节点输出恒定电流。
-
公开(公告)号:CN107103884A
公开(公告)日:2017-08-29
申请号:CN201611102446.0
申请日:2016-12-05
Applicant: 精工爱普生株式会社
IPC: G09G3/3233 , G09G3/3291
CPC classification number: G09G3/3275 , G09G3/3233 , G09G3/3291 , G09G2300/0828 , G09G2300/0857 , G09G2310/027 , G09G2310/0297 , G09G2310/08 , G09G3/2003 , G09G2300/0426 , G09G2300/0819 , G09G2300/0861
Abstract: 本发明提供一种显示装置以及电子设备。其中,显示装置的驱动电路具备:多个锁存电路,该多个锁存电路为了按每个块依次驱动多根数据线,而按每个块来锁存灰度数据;多个转换电路,该多个转换电路与1个块的数据线的数量对应地设置,并将被锁存于多个锁存电路的灰度数据转换为多个灰度信号;多个传送路径,该多个传送路径与1个块的数据线的数量对应地设置,并传送多个灰度信号;选择电路,其生成从多根数据线中依次选择1个块的数据线的多个选择信号;以及输出电路,其连接在多个传送路径与各块的数据线之间,对通过多个选择信号依次选择出的1个块的数据线输出多个灰度信号。
-
公开(公告)号:CN100383836C
公开(公告)日:2008-04-23
申请号:CN03120507.0
申请日:2003-03-07
Applicant: 精工爱普生株式会社
Inventor: 田村刚
IPC: G09G3/00
CPC classification number: G09G3/20 , G09G2320/066
Abstract: 显示驱动器包括:控制寄存器30;进行EEPROM的存取控制的存储控制电路579;在电源接通时、系统复位时或刷新定时(非显示周期),将从EEPROM读出的显示特性控制参数写入控制寄存器30,进行控制寄存器30的初始化处理、刷新处理的寄存器写入电路20。寄存器写入电路20将从EEPROM读出的刷新周期信息和制造信息写入控制寄存器30。将显示特性控制参数写入控制寄存器30时,禁止MPU的存取。
-
公开(公告)号:CN1841489A
公开(公告)日:2006-10-04
申请号:CN200610067406.7
申请日:2006-03-27
Applicant: 精工爱普生株式会社
Inventor: 田村刚
CPC classification number: G06F3/1431 , H04L25/0272 , H04L25/05
Abstract: 本发明提供了一种显示驱动器及电子设备,其能有效控制用于驱动子显示面板的子显示驱动器。显示驱动器(10)包括:高速串行接口电路(20),通过使用差动信号的高速串行总线从主装置接收包,并输出包含在接收的包中的指令或数据;驱动电路(70),根据高速串行接口电路(20)输出的指令或数据驱动主显示面板;以及低速串行接口电路(90),在从主装置接收的包中含有子显示驱动器用指令或数据时,通过低速串行总线向子显示驱动器输出该指令或数据。在包中插入伪数据,从而调整传输速度之差。
-
公开(公告)号:CN1630190A
公开(公告)日:2005-06-22
申请号:CN200410101384.2
申请日:2004-12-17
Applicant: 精工爱普生株式会社
Inventor: 田村刚
IPC: H03K5/13 , G11C11/413
CPC classification number: H03L7/00 , H03K5/133 , H03K5/135 , H03K2005/00104
Abstract: 本发明提供一种可将延迟信号的延迟时间调整为最佳的延迟调整电路、集成电路装置、延迟调整方法。延迟电路(10)包括多个延迟单元DI~DN,被输入了输入信号IS并输出延迟信号。比较电路(20)将输入给延迟电路(10)的测试用输入信号IS脉冲的脉冲宽度时间和延迟电路(10)的分接头PM~PN输出的延迟信号PM~PN的延迟时间的比较结果,存储在比较结果寄存器(30)。调整电路(40),调整延迟电路(10)的延迟信号的延迟时间。根据从比较结果寄存器(30)读出的比较结果数据,设定了延迟时间的调整数据ADT。在延迟时间被调整后再次输入测试用输入信号,从比较结果寄存器再次读出比较结果数据,确认调整后的延迟时间。
-
公开(公告)号:CN1182511C
公开(公告)日:2004-12-29
申请号:CN00805770.2
申请日:2000-11-29
Applicant: 精工爱普生株式会社
Inventor: 田村刚
CPC classification number: G11C7/16 , G06F3/147 , G09G3/2014 , G09G3/3611 , G09G3/3685 , G09G5/006 , G09G5/36 , G09G5/39 , G09G5/393 , G09G5/397 , G09G2310/0221 , G09G2320/0261 , G09G2330/021 , G11C2207/104 , G11C2207/16 , H04M1/72555
Abstract: 本发明的目的在于提供一种内置RAM驱动器,可以在向RAM写入动画数据的同时写入静画数据。内置RAM驱动器IC(24)具有传送从MPU(10)来的静画数据、动画数据的第1、第2总线(110)、(112)、存储静画数据和动画数据的RAM(160)、指定用来写入静画数据的RAM的列、页地址的第1列、页地址控制电路(142)、(152)、指定用来写入动画数据的RAM的列、页地址的第2列、页地址控制电路(144)、(154)、根据从MPU来的命令控制各地址控制电路的MPU系统控制电路(130)、把存储在RAM中的静画数据和动画数据作为显示数据控制其读出的显示地址控制电路(156)和控制显示地址控制电路的驱动器系统控制电路(170)。
-
公开(公告)号:CN1345438A
公开(公告)日:2002-04-17
申请号:CN00805764.8
申请日:2000-11-29
Applicant: 精工爱普生株式会社
Inventor: 田村刚
CPC classification number: G11C7/16 , G06F3/147 , G09G3/2014 , G09G3/3611 , G09G3/3685 , G09G5/006 , G09G5/36 , G09G5/39 , G09G5/393 , G09G5/397 , G09G2310/0221 , G09G2320/0261 , G09G2330/021 , G11C2207/16 , H04M1/72555
Abstract: 本发明的目的在于提供一种内置RAM驱动器,可以以低的功耗在向RAM写入动画数据的同时写入静画数据。内置RAM驱动器IC(420)使用和静画数据不同的系统,经LVDS标准高速串行传输线,从MPU(400)接收动画数据。LVDS接收电路根据从MPU(400)来的在高速串行传输线上的传送数据有效时才有效的数据有效信号DV,使差动输入接收器工作,从而抑制恒定电流的耗电。使用分开的系统接收的静画数据和动画数据分别经第1和第2总线(110)、(112)写入RAM(160)。存储在RAM中的静画数据和动画数据由显示地址控制电路(156)控制其作为显示数据读出。
-
-
-
-
-
-
-
-