一种80G容量异步ODU0的交叉实现方法

    公开(公告)号:CN102413389B

    公开(公告)日:2014-07-02

    申请号:CN201110401576.5

    申请日:2011-12-06

    Abstract: 本发明涉及一种80G容量异步ODU0的交叉实现方法,首先构建64路ODU0的同步化处理单元和64路同步化处理后的ODU0信号交叉输出模块,所述同步化处理单元中包括64个同步处理模块,完成64路并行ODU0信号的同步化,所述64路并行ODU0信号为64路异步ODU0信号,将所有异步信号变为同一时钟域的信号,共64组信号,全部同步在时钟REF_CLK上,REF_CLK是本地参考时钟,也是所有ODU0信号需要同步输出的时钟,然后在这一时钟域进行全交叉处理,最后将全交叉的数据经过后端成帧处理后数据输出。本发明在FPGA器件中可以方便的设计出大容量异步ODU0的交叉功能,提供了一种大容量异步ODU0交叉在FPGA器件中实现的方法,从而使得设备具备大容量ODU0的交叉功能。

Patent Agency Ranking