-
公开(公告)号:CN101904101B
公开(公告)日:2013-08-21
申请号:CN200880121518.3
申请日:2008-12-18
Applicant: 松下电器产业株式会社
IPC: H03M13/19
CPC classification number: H03M13/255 , H03M13/1128 , H03M13/116 , H03M13/118 , H03M13/23 , H03M13/6362 , H03M13/6502 , H03M13/6527
Abstract: 公开了以简单的结构提供LDPC-CC编码的终止序列,并削减发送到传输路径的终止序列的量的编码器。LDPC-CC编码器(200)通过连接第一编码器(230)与第二编码器(240)进行编码,从而进行LDPC-CC编码,所述第一编码器(230)基于提取出校验矩阵(100)中的与信息比特对应的列所得的信息部分校验矩阵(110)进行编码,所述第二编码器(240)基于提取出校验矩阵(100)中的与奇偶校验位对应的列所获得的奇偶部分校验矩阵(120)进行编码。终止序列生成单元(210)生成由与第一编码器(230)的存储长度相同数的比特组成的终止序列,并将其作为输入序列提供。
-
公开(公告)号:CN101689866B
公开(公告)日:2013-07-03
申请号:CN200880021515.2
申请日:2008-07-11
Applicant: 松下电器产业株式会社
CPC classification number: H03M13/118 , H03M13/1111 , H03M13/1154 , H03M13/23 , H03M13/235 , H03M13/6362
Abstract: 公开了削减进行LDPC-CC(Low-Density Parity-Check Convolutional Codes:低密度奇偶校验卷积码)编码和解码所需的终止序列的量,抑制传输效率的劣化,并且进行纠错编码和纠错解码的LDPC-CC编码器和LDPC-CC解码器。在LDPC-CC编码器(400)中,加权控制单元(470)存储以LDPC-CC校验矩阵(100)为基准的加权图案(475)以及以变形了LDPC-CC校验矩阵(100)所得的校验矩阵(300)为基准的加权图案(476),在输入比特为信息序列时,使用加权图案(475),在输入比特为终止序列时,使用使与校验比特v2,t相乘的加权值为0的加权图案(476),控制与多个移位寄存器(410-1至410-M以及430-1至430-M)的输出相乘的权重。
-
公开(公告)号:CN1550080B
公开(公告)日:2013-04-24
申请号:CN02816919.0
申请日:2002-08-22
Applicant: 松下电器产业株式会社
CPC classification number: H04L5/0058 , H04B1/692 , H04L1/0001 , H04L1/0003 , H04L5/0007 , H04L5/0021 , H04L5/006 , H04L5/0064 , H04L5/0075 , H04L5/0092 , H04L27/0008 , H04L27/2601 , H04W72/0453
Abstract: 通过对发送信号进行正交频分复用处理以形成OFDM调制信号(图中涂黑部分)的同时,对发送信号进行正交频分复用处理和码分多址处理以形成OFDM-CDM调制信号(图中斜线部分),通过发送OFDM调制信号和OFDM-CDM调制信号,能够以OFDM调制信号以极为高速的传输率进行数据发送的同时,也能够以OFDM-CDM调制信号进行虽在高速传输方面略逊于OFDM调制信号但在质量上优于OFDM调制信号的数据发送。
-
公开(公告)号:CN101785188B
公开(公告)日:2013-04-03
申请号:CN200880104095.4
申请日:2008-08-29
Applicant: 松下电器产业株式会社
CPC classification number: H03M13/118 , H03M13/1102 , H03M13/1137 , H03M13/114 , H03M13/23 , H03M13/2742 , H04L1/0057 , H04L1/0071
Abstract: 公开了能够进行高速的解码动作的解码装置。在解码单元(215)中,在基于校验矩阵H的校验式的阶数为D,所述校验矩阵H的第j+1行的校验式与第j行的校验式之间的关系为移位了n比特的关系时,行处理运算单元(405#1)至行处理运算单元(405#3)以及列处理运算单元(410#1)至列处理运算单元(410#3),将校验矩阵的列按每“(D+1)×N(N:自然数)”划分、并且将校验矩阵的行按每“(D+1)×N/n”划分所形成的原模图,作为行处理运算和列处理运算的处理单位来进行运算。
-
公开(公告)号:CN101636996B
公开(公告)日:2013-01-23
申请号:CN200880009053.2
申请日:2008-03-21
Applicant: 松下电器产业株式会社
CPC classification number: H04L27/2628 , H04L27/2614
Abstract: 公开了能够灵活地对应以下要求、即确保高传输速率时的差错率特性和扩大小区覆盖的无线发送装置(100)。无线发送装置(100)包括:第一副载波调制单元(104),生成将多个调制信号变换到频域所得到的第一副载波调制信号;第二副载波调制单元(105),生成将多个调制信号进行并行变换所得到的第二副载波调制信号;IFFT单元(111),对第一副载波调制信号和第二副载波调制信号进行傅立叶逆变换而生成OFDM信号;以及副载波映射单元(110),控制对构成OFDM信号的多个副载波的、第一副载波调制信号和第二副载波调制信号的分配。
-
公开(公告)号:CN102546512A
公开(公告)日:2012-07-04
申请号:CN201210014945.X
申请日:2006-08-24
Applicant: 松下电器产业株式会社
IPC: H04L27/26
CPC classification number: H04L5/0048 , H04B7/0413 , H04B2201/70701 , H04J13/18 , H04L5/0007 , H04L5/0023 , H04L25/0206 , H04L27/2613 , H04L27/2628 , H04L27/265 , H04L27/2657 , H04L2027/0024
Abstract: 本发明提供了正交频分复用发送装置和正交频分复用接收装置,所述正交频分复用发送装置包括:映射单元,生成根据插入间隔而切换振幅的、用于估计传输路径变动的码元、和配置了具有对应于各调制方式的振幅的数据码元的信号序列;傅立叶逆变换单元,对由所述映射单元生成的信号序列进行逆变换生成OFDM码元序列;发送单元,对由所述傅立叶逆变换单元生成的OFDM码元序列进行发送。
-
公开(公告)号:CN1846367B
公开(公告)日:2012-06-20
申请号:CN200480025338.7
申请日:2004-09-09
Applicant: 松下电器产业株式会社
CPC classification number: H04B7/0604 , H04B7/0608 , H04B7/0689 , H04B7/0691 , H04L25/0204 , H04L25/0224 , H04L27/18 , H04L27/2601 , H04L27/261
Abstract: 从多个天线发送信号,能够比现有的方式更加提高通信安全性的发送装置。在该装置中,天线变更单元(105)在内部存储器上存储天线变更模式,每逢接收时钟信号时按照天线变更模式生成指示天线变更的天线变更信号,并向天线选择单元(106)输出天线变更信号。天线选择单元(106)根据天线变更信号,从发送天线(107-1~107-3)中选择2个相异的天线,作为用于发送从无线单元(104-1)输出的发送信号A和从无线单元(104-2)输出的发送信号B的天线,使用所选择的发送天线将发送信号A和发送信号B进行无线发送。
-
公开(公告)号:CN101262468B
公开(公告)日:2012-03-28
申请号:CN200810005857.7
申请日:1999-04-16
Applicant: 松下电器产业株式会社
IPC: H04L27/34
CPC classification number: H04L27/3455
Abstract: 本发明涉及利用导频信号传送技术的数字通信系统和方法,尤其是无线电发送方法和装置。本发明在IQ平面上,用第1调制方式调制信息数据并生成第1码元流,所述第1调制方式是包括配置在I=Q的直线上或者配置在I=-Q的直线上的信号点的调制方式,所述信号点中包括具有最大信号点振幅的信号点;在IQ平面上,将配置在I轴或者Q轴上、具有比所述第1调制方式的最大信号点振幅大的信号点导频码元规则地插入所述第1码元流,生成第2码元流;并且发送所述第2码元流。
-
公开(公告)号:CN102265520A
公开(公告)日:2011-11-30
申请号:CN200980152566.3
申请日:2009-12-18
Applicant: 松下电器产业株式会社
Inventor: 村上丰
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/23 , H03M13/235 , H03M13/353 , H03M13/6502 , H03M13/6516 , H04L1/0041
Abstract: 公开了降低编码器及解码器的电路规模,并且变更消失校正码的编码率的编码方法。将由使用了编码率1/2的LDPC-CC的编码输出即信息及奇偶校验位构成的12k(k为自然数)比特作为1周期,在从1周期中仅将信息按照编码输出的输出顺序排列所得的信息X6i、X6i+1、X6i+2、X6i+3、X6i+4、X6i+5、......、X6(i+k-1)、X6(i+k-1)+1、X6(i+k-1)+2、X6(i+k-1)+3、X6(i+k-1)+4、X6(i+k-1)+5的6k比特中的、3k个信息Xj中,插入已知信息的情况下,将已知信息插入在信息Xj中,以使不同的3k个的j除以3所得的余数中、余数是0的个数为k个、余数是1的个数为k个、以及余数是2的个数为k个,并且从包含已知信息的信息求所述奇偶校验位。奇偶校验式为(Da1+Da2+Da3)X(D)+(Db1+Db2+Db3)P(D)=0...(1-1)(DA1+DA2+DA3)X(D)+(DB1+DB2+DB3)P(D)=0...(1-2)(Dα1+Dα2+Dα3)X(D)+(Dβ1+Dβ2+Dβ3)P(D)=0...(1-3)。其中,X(D)是信息X的多项式表达式,P(D)是奇偶校验位的多项式表达式,另外,a1、a2、a3是整数(其中,a1≠a2≠a3),b1、b2、b3是整数(其中、b1≠b2≠b3),另外,A1、A2、A3是整数(其中,A1≠A2≠A3)、B 1、B2、B3是整数(其中、B1≠B2≠B3),另外、α1、α2、α3是整数(其中,α1≠α2≠α3)、β1、β2、β3是整数(其中,β1≠β2≠β3),另外,“c%d”表示“c除以d所得的余数”。
-
公开(公告)号:CN102201847A
公开(公告)日:2011-09-28
申请号:CN201110110411.2
申请日:2006-03-16
Applicant: 松下电器产业株式会社
Abstract: 本发明的接收装置包括:接收单元,接收多个调制信号;信道变动估计单元,求每个调制信号的信道估计值;QR分解单元,通过对每个调制信号的信道估计值进行QR分解,计算上三角矩阵,并且生成至少包含第一分解信号和第二分解信号的多个分解信号;部分比特判定单元,判定所述第一分解信号中似然最高的比特;候补信号点运算单元,从所述第二分解信号中进行候补信号点的削减;以及候补信号点决定单元,对于削减后的候补信号点,在通过所述多个调制信号发送的多个比特中求各个比特的似然。
-
-
-
-
-
-
-
-
-