-
公开(公告)号:CN105930289A
公开(公告)日:2016-09-07
申请号:CN201610236777.7
申请日:2010-07-30
Applicant: 富士通株式会社
CPC classification number: G06F13/24 , G06F1/324 , G06F1/329 , G06F9/4812 , G06F9/5033 , G06F13/26 , G06F13/34
Abstract: CPU#0检测进程1的分配指示。CPU#0取得残余时间,该残余时间是从作为对CPU#1分配的中断处理的句柄B的事件的产生时刻到句柄B的执行期限为止的时间(句柄B的Dt)减去句柄A的处理时间即句柄B的CP后的时间。CPU#0判断所取得的残余时间是否为进程1的被定义禁止中断的处理的处理时间(进程1的CP)以上。即,在对CPU#1分配了进程1的情况下,即使在进程1的执行中产生句柄B的事件,也判断是否能够遵守句柄B的Dt。若在进程1的执行中产生句柄B的事件,则判断为能够遵守句柄B的Dt。因此,CPU#0将进程1向CPU#1分配。
-
公开(公告)号:CN103210377B
公开(公告)日:2016-06-01
申请号:CN201080070129.X
申请日:2010-11-15
Applicant: 富士通株式会社
CPC classification number: G06F1/3275 , G06F1/3225 , G06F1/3237 , G06F13/1668 , G06F13/32 , G06F13/364 , Y02D10/128 , Y02D10/13 , Y02D10/14
Abstract: 本发明涉及信息处理系统,抑制信息处理系统(100)的消耗电力,同时消除共享资源(106)的访问冲突。总线控制器(108)利用高速缓存缺失检测部(119),来检测表示CPU(101)、CPU(102)的高速缓存命中或者高速缓存缺失的第1信息。另外,总线控制器(108)利用高速I/O检测部(120),来检测表示DMA控制器(103)、DMA控制器(104)的激活状态或者非激活状态的第2信息。总线控制器(108)利用生成部(123),基于第1信息和第2信息生成设定信号。
-
公开(公告)号:CN103154893B
公开(公告)日:2016-05-04
申请号:CN201080069414.X
申请日:2010-10-05
Applicant: 富士通株式会社
IPC: G06F9/48
CPC classification number: G06F9/30043 , G06F9/3009 , G06F9/3842 , G06F11/0724 , G06F11/1407 , G06F11/1438 , G06F11/3017 , G06F17/40 , G06F2201/865 , G06F2209/5018
Abstract: 本发明涉及多核处理器系统、监视控制方法以及监视控制程序。在特定的CPU保存状态信息期间,其他的CPU持续处理,实现无停止动作。CPU(#0)利用检测部(301)来检测进程(210)执行的情况。检测后,CPU(#0)利用生成部(302)来生成对表示进程(210)的执行状态和进程(210)内成为各监视对象线程的线程(212)的执行状态的状态信息(215)进行保存的监视线程(211)。由此,在CPU(#0)正在保存状态信息(215)的期间,CPU(#1)能够执行与进程(210)没有依赖关系的进程(220),能够实现无停止动作。
-
公开(公告)号:CN102947817B
公开(公告)日:2016-03-02
申请号:CN201080067646.1
申请日:2010-06-23
Applicant: 富士通株式会社
CPC classification number: H04L29/02 , G06F12/1416 , Y02D10/13
Abstract: 本发明涉及通信装置、通信方法以及通信程序。通信装置(101#0)能够控制访问自身装置的存储器亦即MEM(201#0)的访问部(304)以及通过I/F(109#0)与通信装置(101#1)通信的通信部(305)。通信装置(101#0)利用检测部(301)检测从自身装置内产生的访问请求,利用判断部(302)判断访问请求中的访问对象数据的地址是否为分配至MEM(201#0)的地址。通信装置(101#0)利用控制部(303),基于判断部(302)判断的判断结果,选择并执行访问部(304)进行的处理、通信部(305)进行的处理中任意一方的处理。
-
公开(公告)号:CN102947807B
公开(公告)日:2015-09-09
申请号:CN201080067437.7
申请日:2010-06-14
Applicant: 富士通株式会社
IPC: G06F12/08
CPC classification number: G06F12/0828 , G06F12/0815 , G06F12/0831 , G06F12/0837 , G06F12/0842 , G06F12/0875 , G06F2212/1024 , G06F2212/1028 , G06F2212/171 , G06F2212/452 , G06F2212/621 , Y02D10/13
Abstract: 多核处理器系统(100)包含执行被CPU分别访问的高速缓冲存储器中储存的共享数据的值的一致性的执行部(503)。多核处理器系统(100)利用检测部(504)检测被CPU(#0)执行的第1线程,确定被成为CPU(#0)以外的CPU(#1)正在执行的第2线程。在确定后,多核处理器系统(100)利用判断部(506)判断是否存在被第1以及第2线程共同访问的共享数据。在判断为不存在共享数据的情况下,多核处理器系统(100)利用执行部(503)使与CPU(#0)对应的监听对应高速缓冲存储器(#0)和与CPU(#1)对应的监听对应高速缓冲存储器(#1)的一致性的执行停止。
-
公开(公告)号:CN104662591A
公开(公告)日:2015-05-27
申请号:CN201280075971.1
申请日:2012-09-28
Applicant: 富士通株式会社
CPC classification number: H04W64/006 , H04W4/04 , H04W4/38 , H04W4/70 , H04W24/10
Abstract: 本发明涉及通信装置、通信程序、通信方法以及通信系统。通信装置(N1~N10)检测自身装置的位置处的规定特性。通信装置(N1~N10)从周边的通信装置接收通信装置组中的其他通信装置的位置处的规定特性的由其他通信装置检测的检测结果。通信装置(N1~N10)在接收到的检测结果与由自身装置检测的检测结果的差异为规定量以下的情况下将接收到的检测结果向周边的通信装置发送,在差异不为规定量以下的情况下不将接收到的检测结果向周边的通信装置发送。
-
公开(公告)号:CN103348324A
公开(公告)日:2013-10-09
申请号:CN201180067139.2
申请日:2011-02-10
Applicant: 富士通株式会社
IPC: G06F9/48
CPC classification number: G06F1/3228 , G06F1/08 , G06F1/28 , G06F1/324 , G06F1/3287 , G06F1/329 , G06F1/3296 , G06F9/4881 , G06F9/5094 , Y02D10/126 , Y02D10/171 , Y02D10/172 , Y02D10/22 , Y02D10/24
Abstract: 本发明涉及调度方法、设计辅助方法以及系统。按利用场景在表中存储有运转CPU数和时钟的频率。每当利用场景切换,OS便从表中取得运转CPU数和时钟的频率。例如,在邮件中,将运转CPU数设为2,将向运转中的CPU提供的时钟的频率设为300[MHz]。而且,如果在执行邮件的过程中关闭了终端,则OS从表中取得与终端被关闭的事件对应的运转CPU数和时钟的频率。运转CPU数为3,频率为100[MHz]。OS向与运转CPU数对应的CPU提供所取得的频率的时钟,以与运转CPU数对应的CPU执行处于执行过程中的程序。
-
公开(公告)号:CN102971709A
公开(公告)日:2013-03-13
申请号:CN201080067774.6
申请日:2010-06-30
Applicant: 富士通株式会社
CPC classification number: G06F9/54 , G06F9/45545 , G06F9/485
Abstract: 本发明涉及信息处理装置、信息处理方法以及信息处理程序。在OS(#1)执行包含与OS(#1)不同的OS(#2)的进程的第1状态下,信息处理装置(100)利用检测部(301)检测切换请求。信息处理装置(100)在由检测部(301)检测出切换请求的情况下,利用停止部(303)使包含OS(#2)的进程停止。在停止进程之后,信息处理装置(100)利用转移部(304)将针对处理器的执行权限从OS(#1)转移到OS(#2)。转移执行权限后,信息处理装置(100)利用切换部(302),从第1状态切换到OS(#2)执行包含OS(#1)的进程的第2状态。
-
公开(公告)号:CN102947817A
公开(公告)日:2013-02-27
申请号:CN201080067646.1
申请日:2010-06-23
Applicant: 富士通株式会社
CPC classification number: H04L29/02 , G06F12/1416 , Y02D10/13
Abstract: 本发明涉及通信装置、通信方法以及通信程序。通信装置(101#0)能够控制访问自身装置的存储器亦即MEM(201#0)的访问部(304)以及通过I/F(109#0)与通信装置(101#1)通信的通信部(305)。通信装置(101#0)利用检测部(301)检测从自身装置内产生的访问请求,利用判断部(302)判断访问请求中的访问对象数据的地址是否为分配至MEM(201#0)的地址。通信装置(101#0)利用控制部(303),基于判断部(302)判断的判断结果,选择并执行访问部(304)进行的处理、通信部(305)进行的处理中任意一方的处理。
-
公开(公告)号:CN102947807A
公开(公告)日:2013-02-27
申请号:CN201080067437.7
申请日:2010-06-14
Applicant: 富士通株式会社
IPC: G06F12/08
CPC classification number: G06F12/0828 , G06F12/0815 , G06F12/0831 , G06F12/0837 , G06F12/0842 , G06F12/0875 , G06F2212/1024 , G06F2212/1028 , G06F2212/171 , G06F2212/452 , G06F2212/621 , Y02D10/13
Abstract: 多核处理器系统(100)包含执行被CPU分别访问的高速缓冲存储器中储存的共享数据的值的一致性的执行部(503)。多核处理器系统(100)利用检测部(504)检测被CPU(#0)执行的第1线程,确定被成为CPU(#0)以外的CPU(#1)正在执行的第2线程。在确定后,多核处理器系统(100)利用判断部(506)判断是否存在被第1以及第2线程共同访问的共享数据。在判断为不存在共享数据的情况下,多核处理器系统(100)利用执行部(503)使与CPU(#0)对应的监听对应高速缓冲存储器(#0)和与CPU(#1)对应的监听对应高速缓冲存储器(#1)的一致性的执行停止。
-
-
-
-
-
-
-
-
-