显示背板、电子装置以及显示背板的制备方法

    公开(公告)号:CN115862490A

    公开(公告)日:2023-03-28

    申请号:CN202211528359.7

    申请日:2022-11-30

    Abstract: 本申请实施例提供一种显示背板、电子装置以及显示背板的制备方法,其中,显示背板包括:衬底基板;光线汇聚层,设于衬底基板,包括至少一个光线汇聚单元;第一平坦层,设于衬底基板且覆盖于光线汇聚层;其中,光线汇聚单元的折射率与第一平坦层的折射率不同,且光线汇聚单元用于将背光源发出的光线汇聚至显示背板的开口区。根据本申请实施例的技术方案,能够改变背光源的出光路径,提升了开口区的出光效果,改善了因像素密度过高导致开口区比例缩减从而影响背光光效的缺陷,从而提升了显示背板的显示效果。

    移位寄存器单元、栅极驱动电路、显示基板和显示装置

    公开(公告)号:CN114724504A

    公开(公告)日:2022-07-08

    申请号:CN202210530116.0

    申请日:2022-05-16

    Abstract: 本公开提供一种移位寄存器单元、栅极驱动电路、显示基板和显示装置。该移位寄存器单元包括:输出电路,被配置为在第一节点的电压的控制下将时钟信号端提供的时钟信号至少传递至第一信号输出端;所述移位寄存器单元还包括自身的第一极或第二极连接所述第一节点的多个晶体管,所述多个晶体管中至少一个晶体管为双栅型晶体管且其第一控制极用于控制其通断状态,其第二控制极连接固定电压端以接收固定电压信号,从而抑制其在关断状态下的漏电流。该移位寄存器单元在工作频率较低时输出信号波形较佳。

    驱动电路和显示装置
    34.
    发明公开

    公开(公告)号:CN113724636A

    公开(公告)日:2021-11-30

    申请号:CN202111003220.6

    申请日:2021-08-30

    Abstract: 本发明提供一种驱动电路和显示装置。驱动电路包括第一节点放噪电路;第一节点放噪电路在复位信号的控制下,控制第一节点与第一降噪电压端之间连通,在第二节点的电位的控制下,控制第一节点与第二降噪电压端之间连通;第一降噪电压端用于提供第一降噪电压,第二降噪电压端用于提供第二降噪电压;第一降噪电压的电压值在第一预定电压值范围内,第二降噪电压的电压值在第二预定电压值范围内。本发明可以通过设置第一降噪电压的电压值和第二降噪电压的电压值,以使得在输入阶段和输出阶段,第一节点的电位能够维持为有效电压,使得驱动信号输出正常,利于实现高迁移率的驱动电路。

    阵列基板和显示面板
    35.
    发明授权

    公开(公告)号:CN110658657B

    公开(公告)日:2021-10-01

    申请号:CN201810700168.1

    申请日:2018-06-29

    Abstract: 本公开提供一种阵列基板和显示装置。该阵列基板包括:沿行方向和列方向排布的多个子像素,相邻的四列子像素列或者六列子像素列组成子像素列组;多条数据线,沿列方向延伸,数据线包括第一数据线和第二数据线,其中,沿行方向,子像素列组的两侧分别设置有第一数据线和第二数据线,且相邻的子像素列组之间包括第一数据线和第二数据线组成的数据线对。本公开实施例提供的阵列基板可以提高开口率。

    阵列基板及其分区驱动方法、显示模组和显示装置

    公开(公告)号:CN106873273B

    公开(公告)日:2021-01-29

    申请号:CN201710099347.X

    申请日:2017-02-23

    Abstract: 本发明提供的阵列基板及其分区驱动方法、显示模组和显示装置,该阵列基板的显示区域包括至少两个分区;阵列基板包括第二栅电极和第一栅电极;在按正常时序向各个第一栅电极输入可打开薄膜晶体管的第一电压的同时,选择性地向位于其中至少一个分区内的所有第二栅电极输入可关断或者打开该分区内的所有薄膜晶体管的第二电压。本发明提供的阵列基板,其实现面板分区驱动的方式更简单,而且可以改善在各个分区的栅线之间产生延迟差异的情况,进而降低了产生区域亮度不均的风险。

    阵列基板及制作方法、显示面板及制作方法和显示装置

    公开(公告)号:CN110412806A

    公开(公告)日:2019-11-05

    申请号:CN201910718044.0

    申请日:2019-08-05

    Abstract: 本申请提供了一种阵列基板及制作方法、显示面板及制作方法和显示装置。该阵列基板包括第一衬底以及依次制作在第一衬底上的第一导电层、第一绝缘层、有源层、第二导电层、第二绝缘层和第三导电层。其中,第一导电层包括公共电极和栅极线,第二导电层包括数据线、源极和漏极,第三导电层包括屏蔽结构和通过贯穿第二绝缘层的过孔与漏极连接的像素电极,屏蔽结构在第一衬底上的正投影覆盖数据线在第一衬底上的正投影,因此,在获得高开口率的同时能够减少掩膜板的数量,简化生产工艺,降低生产成本;第二绝缘层采用喷涂方法制作且各处的厚度相同,与平坦化处理的第二绝缘层相比,像素电极与公共电极之间的距离减小,有利于降低阵列基板的工作电压。

    阵列基板、显示面板、显示装置以及驱动方法

    公开(公告)号:CN107093609B

    公开(公告)日:2019-10-29

    申请号:CN201710345104.X

    申请日:2017-05-16

    Abstract: 本发明公开了阵列基板、显示面板、显示装置以及驱动方法。该阵列基板包括:阵列基板衬底;第一薄膜晶体管,所述第一薄膜晶体管设置在所述阵列基板衬底上;第二薄膜晶体管,所述第二薄膜晶体管设置在所述阵列基板衬底上,其中,所述第一薄膜晶体管以及所述第二薄膜晶体管串联,且所述第二薄膜晶体管的栅极与所述第一薄膜晶体管的栅极,在垂直于所述阵列基板衬底的方向上层叠设置。该阵列基板具有以下优点的至少之一:可以实现对显示面板的分区控制,不影响利用该阵列基板的显示面板的像素开口率,阵列基板的功耗较低。

    数据锁存单元及驱动方法、数据锁存器及驱动方法、显示装置

    公开(公告)号:CN109920362A

    公开(公告)日:2019-06-21

    申请号:CN201910303629.6

    申请日:2019-04-16

    Abstract: 本发明提供一种数据锁存单元及驱动方法、数据锁存器及驱动方法、显示装置,涉及显示技术领域,用于解决显示装置刷新频率较低的问题。数据锁存单元,包括:选择子电路,连接第一数据信号端、第二数据信号端、时钟脉冲信号端以及第一控制子电路,用于将第一数据信号端和第二数据信号端的数据信号传输至第一控制子电路;第一控制子电路,还连接第一控制信号端和第一锁存子电路,用于将数据信号传输至第一锁存子电路;第一锁存子电路,还连接第一电压端,用于接收数据信号,并锁存数据信号;第二控制子电路,连接第一锁存子电路、第二控制信号端和信号输出端,用于将锁存在第一锁存子电路内部的数据信号传输至信号输出端。

Patent Agency Ranking