-
公开(公告)号:CN114678272A
公开(公告)日:2022-06-28
申请号:CN202210185094.9
申请日:2022-02-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/329 , H01L29/872 , H01L29/47
Abstract: 本发明涉及一种NiGe/n‑Ge肖特基二极管的制备方法。该方法包括:将Ge片作为衬底,预处理;然后Ge片上长隔离层,光刻出图形,再经过一次光刻;依次蒸镀Al和Ni,然后去除不在图形内的金属;退火,再去除多余的Ni,蒸镀正反电极。该方法可以有效缓解费米能级钉扎效应,降低NiGe/n‑Ge肖特基势垒高度,并且使得NiGe在400℃到600℃保持热稳定性。
-
公开(公告)号:CN106711019A
公开(公告)日:2017-05-24
申请号:CN201510792045.1
申请日:2015-11-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/02
Abstract: 本发明提供一种利用可控缺陷石墨烯插入层制备金属-半导体合金的方法,包括以下步骤:1)提供半导体衬底;2)在半导体衬底表面形成石墨烯;3)对石墨烯进行离子注入,以得到密度可控的缺陷石墨烯;4)在缺陷石墨烯表面形成金属层;5)对步骤4)得到的结构进行退火处理,形成金属-半导体合金层。通过在半导体衬底与金属层之间形成石墨烯插入层,可以有效地改善半导体衬底与金属-半导体合金层的界面的接触特性,外延得到的金属-半导体合金层质量更好、性能更加稳定;石墨烯插入层具有较高的电子迁移率,可以有效地降低外延生长的金属-半导体合金层电阻及半导体衬底与金属-半导体合金层的接触电阻,从而提高其电学性能。
-
公开(公告)号:CN103137546B
公开(公告)日:2015-06-24
申请号:CN201110384180.4
申请日:2011-11-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/768 , H01L21/8248
Abstract: 本发明提供一种图形化全耗尽绝缘体上Si/NiSi2衬底材料及其制备方法,通过抬离(lift-on)技术制作图形化的金属Ni层,通过退火工艺使Ni层与Si衬底反应生成NiSi2,通过刻蚀工艺控制不同区域的顶层硅厚度,以合理选择用于制备双极电路和用于制备CMOS电路的顶层硅厚度。最后通过智能剥离工艺对其进行转移,以在传统SOI衬底的BOX层和顶层硅之间的部分区域插入一层金属硅化物NiSi2,代替常规SOI双极晶体管中的集电区重掺杂埋层,未插入NiSi2的区域用以制造MOS器件,从而达到减少双极电路所需的顶层硅厚度、简化工艺等目的。本发明的工艺简单,适用于大规模的工业生产。
-
公开(公告)号:CN103137537B
公开(公告)日:2015-04-15
申请号:CN201110383790.2
申请日:2011-11-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L29/06
Abstract: 本发明提供一种图形化全耗尽绝缘体上Si/CoSi2衬底材料及其制备方法,通过抬离(lift-on)技术制作图形化的金属Co层,然后使Co层与Si衬底两次反应生成CoSi2,通过刻蚀工艺可以控制不同区域的顶层硅厚度,以合理选择用于制备双极电路和用于制备CMOS电路的顶层硅厚度。最后通过智能剥离工艺对其进行转移,以在传统SOI衬底的BOX层和顶层硅之间的部分区域插入一层金属硅化物CoSi2,代替常规SOI双极晶体管中的集电区重掺杂埋层,未插入CoSi2的区域用以制造MOS器件,从而达到减少双极电路所需的顶层硅厚度、简化工艺等目的。本发明的工艺简单,适用于大规模的工业生产。
-
公开(公告)号:CN103137565B
公开(公告)日:2014-12-24
申请号:CN201110384236.6
申请日:2011-11-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/8249 , H01L29/06
Abstract: 本发明提供一种图形化绝缘体上Si/CoSi2衬底材料及其制备方法,通过抬离(lift-on)技术制作图形化的金属Co层,然后使Co层与Si衬底两次反应生成CoSi2,并通过智能剥离工艺对其进行转移,以在传统SOI衬底的BOX层和顶层硅之间的部分区域插入一层金属硅化物CoSi2,以代替常规SOI双极晶体管中的集电区重掺杂埋层,未插入CoSi2的区域用以制造MOS器件,从而达到减小顶层硅厚度、简化工艺等目的。本发明的工艺简单,适用于大规模的工业生产。
-
公开(公告)号:CN103137547A
公开(公告)日:2013-06-05
申请号:CN201110384239.X
申请日:2011-11-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/768 , H01L21/8248
Abstract: 本发明提供一种绝缘体上Si/NiSi2衬底材料及其制备方法,通过对Ni与Si衬底进行退火反应生成NiSi2,并通过智能剥离工艺对其进行转移,以在传统SOI衬底的BOX层和顶层硅之间插入一层金属硅化物NiSi2,以代替常规SOI双极晶体管中的集电区重掺杂埋层,从而达到减小顶层硅厚度、简化工艺等目的。本发明的工艺简单,适用于大规模的工业生产。
-
公开(公告)号:CN100557767C
公开(公告)日:2009-11-04
申请号:CN200810200072.5
申请日:2008-09-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/00 , H01L21/762 , H01L21/84 , H01L21/265
Abstract: 一种绝缘体上锗硅衬底的制备方法,包括如下步骤:(a)提供单晶硅衬底;(b)在单晶硅衬底表面生长锗硅层;(c)将起泡离子注入单晶硅衬底中;(d)退火,从而形成气孔层;(e)将氧离子注入至气孔层中;(f)退火,从而形成绝缘埋层。本发明的优点在于,采用起泡离子注入单晶硅衬底中,通过退火在单晶硅衬底与锗硅层之间形成气孔层,并将氧离子注入至气孔层中,退火后在气孔层的位置形成绝缘埋层。由于绝缘埋层均形成于单晶硅衬底而非锗硅层中,因此可以对锗的排出现象起到抑制的作用,并且所述的气孔层可以有效地束缚氧原子,有利于绝缘埋层的形成。
-
公开(公告)号:CN101359591A
公开(公告)日:2009-02-04
申请号:CN200810200072.5
申请日:2008-09-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/00 , H01L21/762 , H01L21/84 , H01L21/265
Abstract: 一种绝缘体上锗硅衬底的制备方法,包括如下步骤:(a)提供单晶硅衬底;(b)在单晶硅衬底表面生长锗硅层;(c)将起泡离子注入单晶硅衬底中;(d)退火,从而形成气孔层;(e)将氧离子注入至气孔层中;(f)退火,从而形成绝缘埋层。本发明的优点在于,采用起泡离子注入单晶硅衬底中,通过退火在单晶硅衬底与锗硅层之间形成气孔层,并将氧离子注入至气孔层中,退火后在气孔层的位置形成绝缘埋层。由于绝缘埋层均形成于单晶硅衬底而非锗硅层中,因此可以对锗的排出现象起到抑制的作用,并且所述的气孔层可以有效地束缚氧原子,有利于绝缘埋层的形成。
-
公开(公告)号:CN106328502A
公开(公告)日:2017-01-11
申请号:CN201510355810.3
申请日:2015-06-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/265 , H01L21/324 , C30B29/10
CPC classification number: H01L21/26513 , H01L21/3245
Abstract: 本发明提供一种SiGeSn材料及其制备方法,制备方法包括以下步骤:提供衬底,所述衬底包含SiGe层;向所述SiGe层内注入含有Sn元素的原子、分子、离子或等离子体;将注入后的所述衬底进行退火处理。本发明的SiGeSn材料及其制备方法相较于现有技术具有成本低廉、工艺简单、质量更好、更利于大规模生产的优点。
-
公开(公告)号:CN103137539B
公开(公告)日:2016-04-20
申请号:CN201110383801.7
申请日:2011-11-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L29/06
Abstract: 本发明提供一种绝缘体上Si/CoSi2衬底材料及其制备方法,通过Co与Si衬底两次反应生成CoSi2,并通过智能剥离工艺对其进行转移,以在传统SOI衬底的BOX层和顶层硅之间插入一层金属硅化物CoSi2,以代替常规SOI双极晶体管中的集电区重掺杂埋层,从而达到减小顶层硅厚度、简化工艺等目的。本发明的工艺简单,适用于大规模的工业生产。
-
-
-
-
-
-
-
-
-