用以改善在处理器中重新执行加载的装置与方法

    公开(公告)号:CN105573786A

    公开(公告)日:2016-05-11

    申请号:CN201510930865.2

    申请日:2015-12-14

    Abstract: 用以改善在处理器中重新执行加载的装置与方法。该装置包括第一保留站和第二保留站。第一保留站派送第一加载微指令,且若第一加载微指令是指示从多个规定的资源的其中一个上提取操作数的规定的加载微指令,在保留总线进行检测和指示。第二保留站耦接至保留总线,且在第一数量的时钟周期后,派送和第一加载微指令相依的新微指令以进行执行,且若第一加载微指令是规定的加载微指令,第二保留站缓存新微指令的派送,直到第一加载微指令取得操作数。规定的资源包括经由存储器总线耦接至乱序处理器的系统存储器,其中系统存储器包括一或多页表,用以存储虚拟地址和物理地址间的映射。

    用以改善在处理器中重新执行加载的装置与方法

    公开(公告)号:CN105573784A

    公开(公告)日:2016-05-11

    申请号:CN201510927589.4

    申请日:2015-12-14

    Abstract: 用以改善在处理器中重新执行加载的装置与方法。一装置包括第一保留站和第二保留站。第一保留站派送第一加载微指令,且若第一加载微指令是指向多个非内核资源的其中一个的多个规定的加载微指令的其中一个,在保留总线进行检测和指示。第二保留站耦接至保留总线,且在第一数量的时钟周期后,派送和第一加载微指令相依的新微指令以进行执行,以及若第一加载微指令是规定的加载微指令的其中一个,第二保留站缓存新微指令的派送,直到第一加载微指令取得操作数。非内核资源包括随机存取存储器,用以储存对应乱序处理器的微程序代码的派送,其中在初始化时,存取随机存取存储器以提取微程序代码的派送。

    用以改善在处理器中重新执行加载的装置与方法

    公开(公告)号:CN105573721A

    公开(公告)日:2016-05-11

    申请号:CN201510930120.6

    申请日:2015-12-14

    Abstract: 用以改善在处理器中重新执行加载的装置与方法。该装置包括第一保留站和第二保留站。第一保留站派送第一加载微指令,且若第一加载微指令是多个规定的加载微指令的其中一个,在总线进行检测和指示。第二保留站在第一加载微指令派送后的第一数量的时钟周期后,派送和第一加载微指令相依的新微指令以进行执行,且若在总线上指示了,第一加载微指令是多个规定的加载微指令的其中一个,第二保留站缓存一或多个新微指令的派送,直到第一加载微指令取得操作数。非内核资源包括熔丝阵列以存储对应乱序处理器的规定的加载微指令,且在初始化时,乱序处理器存取熔丝阵列以决定规定的加载微指令。

Patent Agency Ranking