信息传输方法、装置、设备、存储介质和程序产品

    公开(公告)号:CN115061728A

    公开(公告)日:2022-09-16

    申请号:CN202210722356.0

    申请日:2022-06-24

    Abstract: 本申请涉及一种信息传输方法、装置、设备、存储介质和程序产品。所述方法包括:响应于对外设的访问操作,生成对应的配置信息;基于所述配置信息对各影子寄存器进行配置,得到各所述影子寄存器的目标数据;各处理器与对应的影子寄存器相连;获取各所述影子寄存器中目标数据的比较结果,并根据所述比较结果更新各所述影子寄存器的标志位;当各所述影子寄存器的标志位对应的标志信息满足第一预设要求时,将所述标志信息为第一类标志信息所对应的所述影子寄存器中的目标数据提取为第一目标数据,根据所述第一目标数据执行所述访问操作,并将标志信息为第二类标志信息所对应的处理器执行恢复操作。采用本方法能够对软错误进行修复的信息传输方法。

    一种拟态控制端口复用方法

    公开(公告)号:CN111143252B

    公开(公告)日:2022-06-21

    申请号:CN201911179794.1

    申请日:2019-11-27

    Abstract: 本发明公开一种拟态控制端口复用方法,包括将拟态调度器的combo PHY接口均单独配置为GE/10GE或PCIE连接方式;根据异构执行体的数量以及是否配置冗余备份,确定combo PHY接口作为上行接口的数量以及与异构执行体的连接,其余的combo PHY接口作为下行接口连接业务单元。本发明与现有的拟态调度器端口使用状态相比,增加了有效的combo PHY接口,能支撑更多上行和下行端口的使用需求,既能为多个异构执行体提供冗余备份端口,也为下行业务单元提供冗余备份,配置灵活,增强了系统的冗余性和灵活性。

    拟态交换机异构执行体的清洗恢复方法和装置

    公开(公告)号:CN111049677B

    公开(公告)日:2021-11-23

    申请号:CN201911179831.9

    申请日:2019-11-27

    Abstract: 本发明公开一种拟态交换机中异构执行体清洗恢复方法和装置,方法包括:拟态调度器对来自多个异构执行体的下行数据进行判决,对需要清洗的指定异构执行体进行标记;指定异构执行体重启,然后指定异构执行体发送正常的协议协商报文尝试与拟态调度器交互;拟态调度器根据协议协商报文,检测所述指定异构执行体是否处于清洗状态,重复发送报文过程直至指定异构执行体状态恢复,并通知拟态调度器;拟态调度器标记所述指定异构执行体状态正常。本发明能在无需修改异构执行体上协议栈的情况下,使得单个或多个异构执行体受到外部攻击或自身内部异常时快速恢复正常工作状态,对多模异构执行体架构系统清洗恢复技术具有重要的指导意义。

    一种基于STP协议的数据同步方法、装置和拟态交换机

    公开(公告)号:CN111371907A

    公开(公告)日:2020-07-03

    申请号:CN202010452004.9

    申请日:2020-05-26

    Abstract: 本发明公开一种基于STP协议的数据同步方法、装置和拟态交换机,属于网络安全防护技术领域。针对目前拟态交换机中,异构执行体通过拟态调度器进行数据同步,浪费大量内存保存网络拓扑数据,手动匹配异构执行体上STP协议栈代码,十分繁琐,本发明提供一种拟态交换机上基于STP协议的数据同步方法,在拟态交换机中异构执行体清洗恢复后,通过数据同步模块完成STP各端口的拓扑信息的收集和自我训练,再同步给清洗恢复后的待同步异构执行体,完成其的数据同步,恢复正常使用。本发明数据同步方法不用手动修改异构执行体的STP协议栈代码,也不占用额外的存储资源,同步速度快、效率高,稳定性更好。

    网卡、数据发送处理方法和数据接收处理方法

    公开(公告)号:CN116996592B

    公开(公告)日:2023-12-22

    申请号:CN202311257727.3

    申请日:2023-09-27

    Inventor: 李召召 李彧

    Abstract: 本申请涉及一种网卡。该网卡包括FPGA芯片,该FPGA芯片包括逻辑PL侧以及硬核处理器PS侧,其中,该PS侧包括目标处理器,该PL侧包括卸载引擎电路以及目标总线,该目标处理器和该卸载引擎电路均与该目标总线连接;该目标处理器,用于基于应用层软件和以太网的列车实时通信网络标准TRDP层协议进行报文解析第一数据处理流程;该卸载引擎电路,用于将UDP层协议以及IP层协议从该PS侧卸载,并基于该UDP层协议和该IP层协议进行报文解析第二数据处理流程;该目标总线,用于传输该目标处理器和该卸载引擎电路之间的数据包。采用本申请提供的网卡,可以提升数据包传输效率、降低时延,有效的提

    一种基于STP协议的数据同步方法、装置和拟态交换机

    公开(公告)号:CN111371907B

    公开(公告)日:2020-08-14

    申请号:CN202010452004.9

    申请日:2020-05-26

    Abstract: 本发明公开一种基于STP协议的数据同步方法、装置和拟态交换机,属于网络安全防护技术领域。针对目前拟态交换机中,异构执行体通过拟态调度器进行数据同步,浪费大量内存保存网络拓扑数据,手动匹配异构执行体上STP协议栈代码,十分繁琐,本发明提供一种拟态交换机上基于STP协议的数据同步方法,在拟态交换机中异构执行体清洗恢复后,通过数据同步模块完成STP各端口的拓扑信息的收集和自我训练,再同步给清洗恢复后的待同步异构执行体,完成其的数据同步,恢复正常使用。本发明数据同步方法不用手动修改异构执行体的STP协议栈代码,也不占用额外的存储资源,同步速度快、效率高,稳定性更好。

    应用于光同步数字传送系统的并行帧对齐电路

    公开(公告)号:CN1564491A

    公开(公告)日:2005-01-12

    申请号:CN200410014719.7

    申请日:2004-04-22

    Applicant: 东南大学

    Inventor: 李彧 王志功 苗澎

    Abstract: 应用于光同步数字传送系统的并行帧对齐电路是一种用于高速率光同步数字传送系统中并行帧同步系统的帧对齐装置,其中第一D触发器的输出端接异或门的另一个输入端,异或门的输出端接第二D触发器的输入端,第二D触发器的输出端分别接第四D触发器和比较电路单元的输入端,比较电路单元的输出端接计数器单元,计数器单元的输出端接与门,与门的输出端和电路的启动信号分别接或门的输入端,或门的输出端接第三D触发器的“EN”端,第三D触发器的输出端接第四D触发器的“EN”端,第四D触发器的输出端分别接二分查找单元、通道选择单元的“D63-DO0”端,二分查找单元与通道选择单元的对应端相接。

    应用于光同步数字传送系统的并行帧对齐电路

    公开(公告)号:CN100452686C

    公开(公告)日:2009-01-14

    申请号:CN200410014719.7

    申请日:2004-04-22

    Applicant: 东南大学

    Inventor: 李彧 王志功 苗澎

    Abstract: 应用于光同步数字传送系统的并行帧对齐电路是一种用于高速率光同步数字传送系统中并行帧同步系统的帧对齐装置,其中第一D触发器的输出端接异或门的另一个输入端,异或门的输出端接第二D触发器的输入端,第二D触发器的输出端分别接第四D触发器和比较电路单元的输入端,比较电路单元的输出端接计数器单元,计数器单元的输出端接与门,与门的输出端和电路的启动信号分别接或门的输入端,或门的输出端接第三D触发器的“EN”端,第三D触发器的输出端接第四D触发器的“EN”端,第四D触发器的输出端分别接二分查找单元、通道选择单元的“D63-DO0”端,二分查找单元与通道选择单元的对应端相接。

Patent Agency Ranking