-
公开(公告)号:CN101763245B
公开(公告)日:2013-04-24
申请号:CN200910222068.3
申请日:2009-11-13
Applicant: 国际商业机器公司
Inventor: 布赖恩·K·弗拉赫斯 , 查尔斯·R·约翰斯 , 约翰·S·利伯蒂 , 布拉德·W·迈克尔
CPC classification number: G06F13/28
Abstract: 提供一种用于对作为单线程处理器工作的直接存储器存取引擎进行编程的机制。从主机处理器接收与直接存储器存取引擎相关联的局部存储器中的程序。从主机处理器接收在直接存储器存取引擎中的请求,该请求指示要执行位于局部存储器中的程序。在不受主机处理器干预的情况下,直接存储器存取引擎执行程序。响应于所述程序完成执行,直接存储器存取引擎将完成通知发送到主机处理器,该通知指示程序已经完成执行。
-
公开(公告)号:CN101578565A
公开(公告)日:2009-11-11
申请号:CN200780049716.9
申请日:2007-12-19
Applicant: 国际商业机器公司
IPC: G06F1/32
CPC classification number: G06F1/3203 , G06F1/266 , G06F1/329 , G06F1/3296 , G06F9/3836 , G06F9/3869 , G06F9/3891 , Y02D10/172 , Y02D10/24 , Y02D50/20
Abstract: 电源系统耦接至多核心处理器以向该处理器供电。当该处理器自该电源系统消耗的功率超过预定阈值功率时,该电源系统抑制该处理器的核心中的至少一个。该电源系统可降低特定核心的指令发出速率,或时钟选通特定核心,以提供功率抑制。该电源系统随时间而动态地响应处理器电路从该电源系统接收到的实际输出电压与预期的输出电压相比较的偏差,并且校正此偏差。
-
公开(公告)号:CN100484071C
公开(公告)日:2009-04-29
申请号:CN03155799.6
申请日:2003-09-03
Applicant: 国际商业机器公司
CPC classification number: G06F13/4072
Abstract: 本发明提供了一种对差分总线进行差分变迁编码的方法。使用差分变迁编码的方法包括,将差分总线划分为一个或者多个由4条总线导线构成的组。使用差分总线的方法还包括,在总线数据传输期间,断言集中的一半总线导线,从而确定断言总线导线集和去断言总线导线集。该方法和系统进一步包括,通过去断言断言集中的一条总线导线并断言去断言集中的一条总线导线,通过差分驱动两条总线导线,传送数据。
-
公开(公告)号:CN1273899C
公开(公告)日:2006-09-06
申请号:CN200410044782.5
申请日:2004-05-18
Applicant: 国际商业机器公司
CPC classification number: G06F13/28 , G06F9/3004 , G06F9/30087 , G06F12/0831 , G06F2213/0038
Abstract: 本发明为具有带DMA的共享存储器的非同步异构单芯片多处理器计算机系统提供原子更新原语。根据包括带保留取锁行命令、条件放锁行命令和无条件放锁行命令的集合产生至少一个锁行命令。
-
-
-