-
公开(公告)号:CN111031044A
公开(公告)日:2020-04-17
申请号:CN201911285960.6
申请日:2019-12-13
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L29/06
Abstract: 本申请公开了一种报文解析硬件装置,包括报文获取模块、报文重组模块和多个解析模块,每个解析模块对应各自的消息头标志,其中:报文获取模块获取网络报文;多个解析模块同时在网络报文中查找对应的消息头标志并进行报文解析,得到各自的报文解析结果;报文重组模块将多个报文解析结果按照预设格式重组后输出。与逐一解析每个消息头标志对应的报文消息不同,本申请中多个解析模块同时对网络报文进行报文解析并得到报文解析结果,不需进行单线等待,处理时延大幅下降,明显提高了对网络报文的解析速度,同时本申请中网络报文中出现的错误不会影响后续报文的解析,具有更高的系统容错性。本申请还相应公开了一种具有相同有益效果的报文解析方法。
-
公开(公告)号:CN119025186A
公开(公告)日:2024-11-26
申请号:CN202411505672.8
申请日:2024-10-28
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/445
Abstract: 本发明公开了一种任务卸载的方法、装置、产品、设备及介质,涉及边缘计算领域。利用边缘服务器的至少一种异构计算资源待执行终端设备卸载的任务,实现了并行计算的需求,有效降低了处理延迟和功耗;通过用户效用模型来获取用户卸载偏好列表,并根据效用值的排名情况确定出目标边缘服务器,即在确定目标边缘服务器时,考虑到用户的效用值,提高了用户体验感;当目标边缘服务器的资源不满足预设资源要求时,还基于边缘服务器效益模型确定出的效益值的排名情况剔除目标终端设备的卸载任务,保证了目标边缘服务器上能够处理其上分配的终端设备卸载的任务,且考虑了目标边缘服务器的收益,提高了边缘服务器供应商的体验感。
-
公开(公告)号:CN118426976B
公开(公告)日:2024-09-20
申请号:CN202410889277.8
申请日:2024-07-04
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/50 , G06F12/1009 , G06F18/214
Abstract: 本发明公开了一种内存扩展系统、访问方法及设备、介质和计算机程序产品,涉及计算机技术领域,内存扩展系统包括N个图形处理器和N个现场可编程门阵列模组,现场可编程门阵列模组上挂载内存扩展模组,N个图形处理器环形连接,N个现场可编程门阵列模组环形连接,每个所述图形处理器连接k个现场可编程门阵列模组;现场可编程门阵列模组,用于接收内存访问请求;其中,内存访问请求包括与现场可编程门阵列模组连接的处理器和/或图形处理器和/或其他现场可编程门阵列模组发送的内存访问请求;内存扩展模组,用于响应内存访问请求。本发明实现了图形处理器的内存扩展,提升了图形处理器的处理性能。
-
公开(公告)号:CN117827145B
公开(公告)日:2024-05-03
申请号:CN202410240189.5
申请日:2024-03-04
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明涉及计算机技术领域,公开了一种浮点运算装置及其处理方法、信息处理系统、硬件加速器,包括:浮点数据分析模块对浮点操作数进行分类分析,得到数据分析结果;异常结果生成模块在数据分析结果未满足当前计算模式下的算法规则时,直接生成相应结果;浮点数据归一化模块在数据分析结果满足当前计算模式下的算法规则时,将当前计算模式下得到的浮点数据或定点数据进行归一化处理,得到任意浮点格式的归一化浮点数结果。上述装置支持不同类型浮点格式,支持浮点乘、加、指数、倒数、开平方根倒数,开平方根等多种高性能计算模式,减少了冗余工作量,提高了整体效率,在保证精度的前提下能够减少硬件资源面积,且适用范围广。
-
公开(公告)号:CN117827145A
公开(公告)日:2024-04-05
申请号:CN202410240189.5
申请日:2024-03-04
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明涉及计算机技术领域,公开了一种浮点运算装置及其处理方法、信息处理系统、硬件加速器,包括:浮点数据分析模块对浮点操作数进行分类分析,得到数据分析结果;异常结果生成模块在数据分析结果未满足当前计算模式下的算法规则时,直接生成相应结果;浮点数据归一化模块在数据分析结果满足当前计算模式下的算法规则时,将当前计算模式下得到的浮点数据或定点数据进行归一化处理,得到任意浮点格式的归一化浮点数结果。上述装置支持不同类型浮点格式,支持浮点乘、加、指数、倒数、开平方根倒数,开平方根等多种高性能计算模式,减少了冗余工作量,提高了整体效率,在保证精度的前提下能够减少硬件资源面积,且适用范围广。
-
公开(公告)号:CN117033275B
公开(公告)日:2024-02-09
申请号:CN202311279391.0
申请日:2023-10-07
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F13/28
Abstract: 本发明公开了计算机技术领域内的一种加速卡间的DMA方法、装置、加速卡、加速平台及介质。本发明中的第一加速卡能够主动进行DMA的发起,并根据自身里记录的数据目的端的第二加速卡的内存空闲信息,直接把数据以DMA方式写入第二加速卡的内存,无需在DMA之前询问第二加速卡的内存空闲地址,也无需等第二加速卡进行DMA发起。该方案实现了:不同加速卡在硬件层面的直接DMA写操作,解决了加速卡间的DMA操作问题。
-
公开(公告)号:CN115878512A
公开(公告)日:2023-03-31
申请号:CN202211260324.X
申请日:2022-10-14
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F12/109 , G06F12/10 , G06F12/06 , G11C17/18 , H04L69/22
Abstract: 本申请公开了一种内存映射方法、系统、设备及存储介质,应用于存储技术领域,包括:接收主机发送的报文并按照预设的自定义传输协议解析报文,得到解析结果;根据解析结果,确定出主机本次的操作对象,操作类型以及操作内容;当操作对象为寄存器模块时,基于操作类型和操作内容进行寄存器操作;当操作对象为存储模块时,基于操作类型和操作内容进行存储器操作;其中,操作类型包括:单个地址读、单个地址写、多个非连续地址读、多个非连续地址写、连续地址读、以及连续地址写。应用本申请的方案,可以有效地实现内存映射,并且具有灵活的内存访问方式,且性能更高。
-
公开(公告)号:CN115237500A
公开(公告)日:2022-10-25
申请号:CN202210909198.X
申请日:2022-07-29
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请涉及分布式应用技术领域,公开了一种池化平台的数据处理方法、装置、设备和介质,基于应用加速需求,对传输协议的自定义字段添加配置信息;配置信息包括与应用加速需求相匹配的操作标识、地址信息和计算信息。依据操作标识和计算信息对主机服务器传输的应用数据进行处理,将处理后的应用数据传输至地址信息指向的加速部件,直至完成应用数据在池化平台中不同加速部件上的处理,则结束操作。通过在传输协议中添加用于对应用数据进行处理的配置信息,直接依据配置信息即可实现对应用数据的处理,减少了加速部件间配置交互次数,降低了延时,提高了池化平台异构加速性能。通过在传输协议的自定义字段中设置配置信息,简化了原本的协议字段。
-
公开(公告)号:CN112230880A
公开(公告)日:2021-01-15
申请号:CN202011148294.4
申请日:2020-10-23
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种数据传输控制方法、装置、FPGA、介质,该方法包括:向接收端FPGA的第二kernel发送数据帧;接收所述第二kernel发送的ACK响应帧;根据所述ACK响应帧中的接收信用使用字段、帧响应序列号、接收端缓存剩余空间大小以及本地保存的发送信用消耗数据对本地数据发送端口的数据流量进行控制,其中,所述发送信用消耗数据表示所述第一kernel已向所述第二kernel发送的数据量。这样能够根据接收端的情况对发送端的数据传输进行自动控制,能够充分利用带宽,又不造成数据丢失。
-
-
-
-
-
-
-
-